首页 EDA 24进制计数器的设计

EDA 24进制计数器的设计

举报
开通vip

EDA 24进制计数器的设计《EDA技术》课程实验报告 学生姓名: 黄红玉 所在班级: 电信100227 指导教师: 高金定老师     记分及评价: 项目满分 5分 得 分       一、 实验名称 实验1:24进制计数器的设计 二、 任务及要求 【基本部分】5分 1、 在QuartusII平台上,采用原理图输入设计方法,调用两片74160十进制计数器,采用反馈置数法,完成一个24进制同步计数器的设计,并进行时序仿真。 2、 要求具备使能功能和异步清零功能。 3、 设计完成后生成一个元件...

EDA 24进制计数器的设计
《EDA技术》课程实验报告 学生姓名: 黄红玉 所在班级: 电信100227 指导教师: 高金定老师     记分及评价: 项目满分 5分 得 分       一、 实验名称 实验1:24进制计数器的设计 二、 任务及要求 【基本部分】5分 1、 在QuartusII平台上,采用原理图输入设计方法,调用两片74160十进制计数器,采用反馈置数法,完成一个24进制同步计数器的设计,并进行时序仿真。 2、 要求具备使能功能和异步清零功能。 3、 设计完成后生成一个元件,以供更高层次的设计调用。 4、 实验箱上选择恰当的模式进行验证,目标芯片为ACEX1K系列EP1K30TC144-3。 三、 实验程序(原理图) 四、 仿真及结果 分析 定性数据统计分析pdf销售业绩分析模板建筑结构震害分析销售进度分析表京东商城竞争战略分析 在QuartusII平台上,采用原理图输入设计方法,调用两片74160十进制计数器,采用反馈置数法,设计一个24进制同步计数器的思路是,一片74160计数器作为个位计数,一片用来十位计数,要实现同步24进制,则个位接成0011,十位接成0010,再用一个四输入(一段接一个使能信号EN)的与非门接到两片74160计数器上的置数端LDN。把原理图在QuartusII上画成后,进行编译,编译无误后,在新建一个波形文件,添加所有引脚,设置输入引脚的波形,最后在进行波形编译,无误后即可达到想要的24进制。然后再根据EPF10K30E144芯片引脚对照,输入各个输入输出引脚的引脚号,再链接到试验箱检验,观察数码管的显示结果。 五、 硬件验证 1、 选择模式:模式7 2、 引脚锁定情况 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf : Node Name Direction Location clk Input PIN_54 clr Input PIN_13 en Input PIN_19 g[0] Output PIN_73 g[1] Output PIN_78 g[2] Output PIN_79 g[3] Output PIN_80 s[0] Output PIN_81 s[1] Output PIN_82 s[2] Output PIN_83 s[3] Output PIN_86       六、 小结 经过这次的实验工作,让我知道了许多的东西,也对QuartusII这个软件的一个初步认识及应用,也让我了解了许多在 关于书的成语关于读书的排比句社区图书漂流公约怎么写关于读书的小报汉书pdf 本上所学不到的知识和技能,这为我们在以后的工作起了非常重要的作用。
本文档为【EDA 24进制计数器的设计】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_037433
暂无简介~
格式:doc
大小:28KB
软件:Word
页数:3
分类:互联网
上传时间:2019-04-20
浏览量:101