首页 模电数电笔试题汇总

模电数电笔试题汇总

举报
开通vip

模电数电笔试题汇总模电数电笔试题汇总 模电数电笔试题汇总.txt小时候觉得父亲不简单,后来觉得自己不简单,再后来觉得自己孩子不简单。越是想知道自己是不是忘记的时候,反而记得越清楚。模拟电路面试题集锦2007 1、 基尔霍夫定理的内容是什么, 基尔霍夫定律包括电流定律和电压定律 电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。 电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。 2、描述反馈电路的概念,列举他们的应用。反馈,就是在电子系统中,把输出回路中的电量...

模电数电笔试题汇总
模电数电笔试 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 汇总 模电数电笔试题汇总.txt小时候觉得父亲不简单,后来觉得自己不简单,再后来觉得自己孩子不简单。越是想知道自己是不是忘记的时候,反而记得越清楚。模拟电路面试题集锦2007 1、 基尔霍夫定理的内容是什么, 基尔霍夫定律包括电流定律和电压定律 电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。 电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。 2、描述反馈电路的概念,列举他们的应用。反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。 电压负反馈的特点:电路的输出电压趋向于维持恒定。 电流负反馈的特点:电路的输出电流趋向于维持恒定。 3、有源滤波器和无源滤波器的区别 无源滤波器:这种电路主要有无源元件R、L和C组成 有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。 集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。 数字电路 1、同步电路和异步电路的区别是什么, 同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。 异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。 2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求, 将两个门电路的输出端并联以实现与逻辑的功能成为线与。 在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。 由于不用OC门可能使灌电流过大,而烧坏逻辑门。 3、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA2003.11.06上海笔试试题) Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 4、什么是竞争与冒险现象,怎样判断,如何消除,(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。 产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。 解决 方法 快递客服问题件处理详细方法山木方法pdf计算方法pdf华与华方法下载八字理论方法下载 :一是添加布尔式的消去项,二是在芯片外部加电容。 5、名词:SRAM、SSRAM、SDRAM SRAM:静态RAM DRAM:动态RAM SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。 SDRAM:Synchronous DRAM同步动态随机存储器 6、FPGA和ASIC的概念,他们的区别。(未知) 答案:FPGA是可编程ASIC。 ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。 7、什么叫做OTP片、掩膜片,两者的区别何在, OTP means one time program,一次性编程 MTP means multi time program,多次性编程 OTP(One Time Program)是MCU的一种存储器类型 MCU按其存储器类型可分为MASK(掩模)ROM、OTP(一次性可编程)ROM、FLASHROM等类型。 MASKROM的MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合; FALSHROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途; OTP ROM的MCU价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。 8、单片机上电后没有运转,首先要检查什么, 首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。 接下来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。 然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10”档。另一个办法是测量复位状态下的IO口电平,按住复位键不放,然后测量IO口(没接外部上拉的P0口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。 另外还要注意的地方是,如果使用片内ROM的话(大部分情况下如此,现在已经很少有用外部扩ROM的了),一定要将EA引脚拉高,否则会出现程序乱跑的情况。有时用仿真器可以,而烧入片子不行,往往是因为EA引脚没拉高的缘故(当然,晶振没起振也是原因只一)。经过上面几点的检查,一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。如果电源没 有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。 [转载]数字电路面试题集锦2007 1、同步电路和异步电路的区别是什么,(仕兰微电子) 2、什么是同步逻辑和异步逻辑,(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求,(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用 oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。 4、什么是Setup 和Holdup时间,(汉王笔试) 5、setup和holdup时间,区别.(南山之桥) 6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知) 7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发 器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信 号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时 间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微 电子) 9、什么是竞争与冒险现象,怎样判断,如何消除,(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 10、你知道那些常用逻辑电平,TTL与COMS电平可以直接互连吗,(汉王笔试) 常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。 11、如何解决亚稳态。(飞利浦,大唐笔试) 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚 稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平 上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无 用的输出电平可以沿信号通道上的各个触发器级联式传播下去。 12、IC设计中同步复位与 异步复位的区别。(南山之桥) 13、MOORE 与 MEELEY状态机的特征。(南山之桥) 14、多时域设计中,如何处理信号跨时域。(南山之桥) 15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦,大唐笔试) Delay < period - setup – hold 16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延 迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华 为) 17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决 定最大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题) 18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题) 19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA 2003.11.06 上海笔试试题) 20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入, 使得输出依赖于关键路径。(未知) 21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优 点),全加器等等。(未知) 22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题) 23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 24、please show the CMOS inverter schmatic,layout and its cross sectionwith P- well process.Plot its transfer curve (Vout-Vin) And also explain the operation region of PMOS and NMOS for each segment of the transfer curve? (威 盛笔试题circuit design-beijing-03.11.09) 25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain? 26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大,(仕兰微电子) 27、用mos管搭出一个二输入与非门。(扬智电子笔试) 28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay time)。(威盛笔试题circuit design-beijing-03.11.09) 29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔 试) 30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题) 31、用一个二选一mux和一个inv实现异或。(飞利浦,大唐笔试) 32、画出Y="A"*B+C的cmos电路图。(科广试题) 33、用逻辑们和cmos电路实现ab+cd。(飞利浦,大唐笔试) 34、画出CMOS电路的晶体管级电路图,实现Y="A"*B+C(D+E)。(仕兰微电子) 35、利用4选1实现F(x,y,z)=xz+yz’。(未知) 36、给一个表达式f="xxxx"+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化 简)。 37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。 (Infineon笔试) 38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什 么,1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知) 39、用与非门等设计全加法器。(华为) 40、给出两个门电路让你分析异同。(华为) 41、用简单电路实现,当A为输入时,输出B波形为„(仕兰微电子) 42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知) 43、用波形表示D触发器的功能。(扬智电子笔试) 44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试) 45、用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题) 46、画出DFF的结构图,用verilog实现之。(威盛) 47、画出一种CMOS的D锁存器的电路图和版图。(未知) 48、D触发器和D锁存器的区别。(新太硬件面试) 49、简述latch和filp-flop的异同。(未知) 50、LATCH和DFF的概念和区别。(未知) 51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。 (南山之桥) 52、用D触发器做个二分颦的电路.又问什么是状态图。(华为) 53、请画出用D触发器实现2倍分频的逻辑电路,(汉王笔试) 54、怎样用D触发器、与或非门组成二分频电路,(东信笔试) 55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频, 56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出 carryout和next-stage. (未知) 57、用D触发器做个4进制的计数。(华为) 58、实现N位Johnson Counter,N="5"。(南山之桥) 59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢,(仕兰 微电子) 60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知) 61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥) 62、写异步D触发器的verilog module。(扬智电子笔试) module dff8(clk , reset, d, q); input clk; input reset; input [7:0] d; output [7:0] q; reg [7:0] q; always @ (posedge clk or posedge reset) if(reset) q <= 0; else q <= d; endmodule 63、用D触发器实现2倍分频的Verilog描述, (汉王笔试) module divide2( clk , clk_o, reset); input clk , reset; output clk_o; wire in; reg out ; always @ ( posedge clk or posedge reset) if ( reset) out <= 0; else out <= in; assign in = ~out; assign clk_o = out; endmodule 64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器 件有哪些, b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试) PAL,PLD,CPLD,FPGA。 module dff8(clk , reset, d, q); input clk; input reset; input d; output q; reg q; always @ (posedge clk or posedge reset) if(reset) q <= 0; else q <= d; endmodule 65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子) 66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知) 67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知) 68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解 的)。(威盛VIA 2003.11.06 上海笔试试题) 69、描述一个交通信号灯的设计。(仕兰微电子) 70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试) 71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱 数。 (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计 的要求。(未知) 72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1) 画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计 工程 路基工程安全技术交底工程项目施工成本控制工程量增项单年度零星工程技术标正投影法基本原理 中可使用的工具及设计大致过程。(未知) 73、画出可以检测10010串的状态图,并verilog实现之。(威盛) 74、用FSM实现101101的序列检测模块。(南山之桥) a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。 例如a: 0001100110110100100110 b: 0000000000100100000000 请画出state machine;请用RTL描述其state machine。(未知) 75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦,大唐 笔试) 76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦,大唐笔试) 77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y="lnx",其中,x 为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假 设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微 电子) 78、sram,falsh memory,及dram的区别,(新太硬件面试) 79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9 ,14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温 度,增大电容存储容量)(Infineon笔试) 80、Please draw schematic of a common SRAM cell with 6 transistors,point out which nodes can store data and which node is word line control? (威盛笔试题 circuit design-beijing-03.11.09) 81、名词:sram,ssram,sdram 名词IRQ,BIOS,USB,VHDL,SDR IRQ: Interrupt ReQuest BIOS: Basic Input Output System USB: Universal Serial Bus VHDL: VHIC Hardware Description Language SDR: Single Data Rate 压控振荡器的英文缩写(VCO)。 动态随机存储器的英文缩写(DRAM)。 名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、 IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散 傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡 1、在本征半导体中,自由电子和空穴总是___,当温度升高时,本征载流子浓度___。 2、在PN结形成过程中,载流子存在两种运动形式,即___ 和___。 3、放大电路静态工作点随温度变化,是由于三极管的参数___ ___ ___随温度变化引起 的。 4、在电源电路中,常用的三种整流方式, 5、什么叫交越失真,产生的原因是什么, 6、功率放大电路按静态Q点设置不同分为___ ___ ___三种工作状态。 7、理想集成运放开环电压放大倍数Aud=___,输入电阻Rid=___,输出电阻Rod=___, 共模抑制比Kcmr=___,开环带宽BW=___。 8、场效应管是通过改变___来改变漏极电流的,所以是一个___控制的___器件。 9、已知一个电感三点式振荡器的L1,L2,M,C,则震荡频率f0=___。 10、某LC振荡器的震荡频率在50~1000HZ之间,通过电容来调节,由此可知电容C的最大 值是最小值的___倍。 1、下面是一些基本的数字电路知识问题,请简要回答之。 a) 什么是Setup 和Holdup时间, Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触 发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿 (如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time. 如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时 钟上升沿,数据才能被打入触发器。 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。 如果holdtime不够,数据同样不能被打入触发器。 b) 什么是竞争与冒险现象,怎样判断,如何消除, c) 请画出用D触发器实现2倍分频的逻辑电路, d) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求, e) 什么是同步逻辑和异步逻辑, f) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接 口、所存器/缓冲器)。 g) 你知道那些常用逻辑电平,TTL与COMS电平可以直接互连吗, 2、 可编程逻辑器件在现代电子设计中越来越重要,请问: a) 你所知道的可编程逻辑器件有哪些, b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。 3、 设想你将设计完成一个电子电路 方案 气瓶 现场处置方案 .pdf气瓶 现场处置方案 .doc见习基地管理方案.doc关于群访事件的化解方案建筑工地扬尘治理专项方案下载 。请简述用EDA软件(如PROTEL)进行设计(包 括原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题, 1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念)。 2、你认为你从事研发工作有哪些特点, 3、基尔霍夫定理的内容是什么, 4、描述你对集成电路设计流程的认识。 5、描述你对集成电路工艺的认识。 6、你知道的集成电路设计的表达方式有哪几种, 7、描述一个交通信号灯的设计。 8、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术设计电路(包括MCU、DSP本身)、电路功能模块设计(包括模拟电路和数字电路)、集成电路后端设计(主要是指综合及自动布局布线技术)、集成电路设计与工艺接口的研究。 你希望从事哪方面的研究,(可以选择多个方向。另外,已经从事过相关研发的人员可以详细描述你的研发经历)。 第二部分:专业篇 (根据你选择的方向回答以下你认为相关的专业篇的问题。一般情况下你只需要回答五道题以上,但请尽可能多回答你所知道的,以便我们了解你的知识结构及技术特点。) 1、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪些方面的知识, 2、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。 3、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向。简述单片机应用系统的设计原则。 4、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。 5、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址,根据是什么,若有,则写出每片2716的重叠地址范围。 6、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。 7、PCI总线的含义是什么,PCI总线的主要特点是什么, 8、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。 9、说出OSI七层网络协议中的四层(任意四层)。 10、中断的概念,简述中断的过程。 11、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。 12、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制 数N),要求占空比为 N/256。 下面程序用计数法来实现这一功能,请将空余部分添完整。 MOV P1,#0FFH LOOP1 :MOV R4,#0FFH -------- MOV R3,#00H LOOP2 :MOV A,P1 -------- SUBB A,R3 JNZ SKP1 -------- SKP1:MOV C,70H MOV P3.4,C ACALL DELAY :此延时子程序略 -------- -------- AJMP LOOP1 13、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢, 14、请用HDL描述四位的全加法器、5分频电路。 15、简述FPGA等可编程逻辑器件设计流程。 16、同步电路和异步电路的区别是什么, 17、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述其 优缺点。 18、描述反馈电路的概念,列举他们的应用。19、放大电路的频率补偿的目的是什么,有哪 些方法, 20、画出CMOS电路的晶体管级电路图,实现Y=A.B+C(D+E) 21、请分析如下电路所实现的功能。 22、A) ,i nclude void testf(int*p) { *p+=1; } main() { int *n,m[2]; n=m; m[0]=1; m[1]=8; testf(n); printf("Data value is %d ",*n); } ------------------------------ B) ,i nclude void testf(int**p) { *p+=1; } main() {int *n,m[2]; n=m; m[0]=1; m[1]=8; testf(&n); printf(Data value is %d",*n); } 下面的结果是程序A还是程序B的, Data value is 8 那么另一段程序的结果是什么, 23、用简单电路实现,当A为输入时,输出B波形为:A: B: 24、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。 25、锁相环有哪几部分组成, 26、人的话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小的采样频率应为多大,若采用8KHZ的采样频率,并采用8bit的PCM编码,则存储一秒钟的信号数据量有多大, 27、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管还是N管,为什么, 28、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。 29、数字滤波器的分类和结构特点。 30、DAC和ADC的实现各有哪些方法, 31、描述CMOS电路中闩锁效应产生的过程及最后的结果, 32、什么叫做OTP片、掩膜片,两者的区别何在, 33、列举几种集成电路典型工艺。工艺上常提到0.25,0.18指的是什么, 34、请描述一下国内的工艺现状。 35、请简述一下设计后端的整个流程, 36、有否接触过自动布局布线,请说出一两种工具软件。自动布局布线需要哪些基本元素, 37、半导体工艺中,掺杂有哪几种方式, 38、什么是NMOS、PMOS、CMOS,什么是增强型、耗尽型,什么是PNP、NPN,他们有什么差别, 39、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大, 40、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求, 简述51单片机的I/O口结构及I/O端口的存取方法。 二、写出51单片机的寻址方式。 三、画出一个1101的序列检测电路。 请你画出由普通运算放大器组成、放大10倍的低频信号放大电路图。 对于汽车直流电源,电源采用如下滤波方式,L电感和C1、C2选择多少合适,L为100UH、 1mH哪种较好, L +12V C1输入 C2输出 简述状态机的设计原理。 简述实时操作系统的任务调度算法。 请用C51语言编写一个函数:将两个ASCII码转换成一字节的BCD码。 请用C或者51汇编语言编写使用冒泡算法对16进制字串str[]从小到大排列。 十、简述你本人独立负责的一个产品开发过程。 四 分析设计 1.波形变换题目 从正弦波->方波->锯齿波->方波,设计电路 2.74161计数器组成计数电路,分析几进制的 3.用D触发器构成2分频电路 有关于 1.TIC6000 DSP 2.二极管 3.RISC 4.IIR 16、时钟周期为T,触发器D1的寄存器到输出时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华 为) T3setup>T+T2max,T3hold>T1min+T2min 数字电路 1、同步电路和异步电路的区别是什么,(仕兰微电子) 2、什么是同步逻辑和异步逻辑,(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 電路設計可分類為同步電路和非同步電路設計。同步電路利用時鐘脈衝使其子系統同步運作,而非同步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。由於非同步電路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性--因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用非同步電路設計。 异步电路主要是组合逻辑电路,用于产生地址译码器、,,,,或,,,的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟,,,,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求,(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 4、什么是Setup 和Holdup时间,(汉王笔试) 5、setup和holdup时间,区别.(南山之桥) 6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知) 7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现 stability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微 电子) 9、什么是竞争与冒险现象,怎样判断,如何消除,(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 10、你知道那些常用逻辑电平,TTL与COMS电平可以直接互连吗,(汉王笔试) 常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之 间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需 要在输出端口加一上拉电阻接到5V或者12V。 cmos的高低电平分别为:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VDD. ttl的为:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v. 用cmos可直接驱动ttl;加上拉电阻后,ttl可驱动cmos. 11、如何解决亚稳态。(飞利浦,大唐笔试) 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。 解决方法: 1 降低系统时钟频率 2 用反应更快的FF 3 引入同步 机制 综治信访维稳工作机制反恐怖工作机制企业员工晋升机制公司员工晋升机制员工晋升机制图 ,防止亚稳态传播 4 改善时钟质量,用边沿变化快速的时钟信号 关键是器件使用比较好的工艺和时钟周期的裕量要大。 12、IC设计中同步复位与异步复位的区别。(南山之桥) 同步复位在时钟沿采复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。 13、MOORE 与 MEELEY状态机的特征。(南山之桥) Moore 状态机的输出仅与当前状态值有关, 且只在时钟边沿到来时才会有状态变化. Mealy 状态机的输出不仅与当前状态值有关, 而且与当前输入值有关, 这 14、多时域设计中,如何处理信号跨时域。(南山之桥) 不同的时钟域之间信号通信时需要进行同步处理,这样可以防止新时钟域中第一级触发器的亚稳态信号对下级逻辑造成影响,其中对于单个控制信号可以用两级同步器,如电平、边沿检测和脉冲,对多位信号可以用FIFO,双口RAM,握手信号等。 跨时域的信号要经过同步器同步,防止亚稳态传播。例如:时钟域1中的一个信号,要送到时钟域2,那么在这个信号送到时钟域2之前,要先经过时钟域2的同步器同步后,才能进入时钟域2。这个同步器就是两级d触发器,其时钟为时钟域2的时钟。这样做是怕时钟域1中的这个信号,可能不满足时钟域2中触发器的建立保持时间,而产生亚稳态,因为它们之间没有必然关系,是异步的。这样做只能防止亚稳态传播,但不能保证采进来的数据的正确性。所以通常只同步很少位数的信号。比如控制信号,或地址。当同步的是地址时,一般该地址应采用格雷码,因为格雷码每次只变一位,相当于每次只有一个同步器在起作用,这样可以降低出错概率,象异步FIFO的设计中,比较读写地址的大小时,就是用这种方法。 如果两个时钟域之间传送大量的数据,可以用异步FIFO来解决问题。 15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦,大唐笔试) Delay < period - setup – hold 16、时钟周期为T,触发器D1的寄存器到输出时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华 为) T3setup>T+T2max,T3hold>T1min+T2min 17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决 定最大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题) T+Tclkdealy>Tsetup+Tco+Tdelay; Thold>Tclkdelay+Tco+Tdelay; 18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题) 静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径,计算信号在这些路径上的传播延时,检查信号的建立和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分析,找出违背时序约束的错误。它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少,不仅可以对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因此静态时序分析已经越来越多地被用到数字集成电路设计的验证中。 动态时序模拟就是通常的仿真,因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径。因此在动态时序分析中,无法暴露一些路径上可能存在的时序问题; 19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA 2003.11.06 上海笔试试题) 关键:将第二级信号放到最后输出一级输出,同时注意修改片选信号,保证其优先级未被修 改。 20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入, 使得输出依赖于关键路径。(未知) 21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优 点),全加器等等。(未知) 22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题) 23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 卡诺图化简:一般是四输入,记住00 01 11 10顺序, 0 1 3 2 4 5 7 6 12 13 15 14 8 9 11 10 24、please show the CMOS inverter schmatic,layout and its cross sectionwith P- well process.Plot its transfer curve (Vout-Vin) And also explain the operation region of PMOS and NMOS for each segment of the transfer curve? (威 盛笔试题circuit design-beijing-03.11.09) 25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain? 26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大,(仕兰微电子) 和载流子有关,P管是空穴导电,N管电子导电,电子的迁移率大于空穴,同样的电场下,N管的电流大于P管,因此要增大P管的宽长比,使之对称,这样才能使得两者上升时间下降时间相等、高低电平的噪声容限一样、充电放电的时间相等 27、用mos管搭出一个二输入与非门。(扬智电子笔试) 28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay time)。(威盛笔试题circuit design-beijing-03.11.09) 29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔 试) 30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题) 31、用一个二选一mux和一个inv实现异或。(飞利浦,大唐笔试) input a,b; output c; assign c=a?(~b):(b); 32、画出Y=A*B+C的cmos电路图。(科广试题) 33、用逻辑们和cmos电路实现ab+cd。(飞利浦,大唐笔试) 34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子) 以上均为画COMS电路图,实现一给定的逻辑表达式, 。 35、利用4选1实现F(x,y,z)=xz+yz'。(未知) x,y作为4选1的数据选择输入,四个数据输入端分别是z或者z的反相,0,1 36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化 简)。 化成最小项之和的形式后根据~(~(A*B)*(~(C*D)))=AB+CD 37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。 (Infineon笔试) 思路:得出逻辑表达式,然后根据输入计算输出 38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什 么,1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知) 39、用与非门等设计全加法器。(华为) 40、给出两个门电路让你分析异同。(华为) 下面是赠送的经典语录和搞笑语录,不需要的朋友可以下载后 不急删除~~~谢谢~~ , 【感人的话】 要学会感恩、同情、宽容、忍耐、积极与真诚。希望是心灵的一种 支持力量.逆境的回馈,使生命将更加精彩而富足. , 【感人的话】 每个人的好运跟坏运都是分配好的,虽然我的好运没有别人多,所 以只要是一点点好事,我就非常感恩了。 , 【祝福的话】 这里有一本你当年用过的笔记,它有点儿泛黄了,书页里夹着的话 也早已没了香气,却还是谢谢你把它借给了我。今天的我们已经分开,却依然是朋友。 还是要跟以前一样,我听着你的述说,看着你笑,看着你难过委屈去安慰你。我会把 祝福写在这本笔记里,在那多枯黄的花的旁边,我会写下我的祝福:祝福你过得好~ 祝福你过得比我好~然后,将它寄给你。不要哭泣,你。 , 【表白的话】 爱你是一个念头,爱你是一种冲动,爱你是一种宿命,只属于我的 宿命。爱你是一段旅程,爱你是一场幸福的长跑,爱你是一路沐浴阳光,爱你是一径 的花香。爱你,是睡觉呼吸一般的自然~请,给我你的爱。 , 【有哲理的话】 世上有三种人:一是良心被狗吃了的人,二是良心没被狗吃的人, 三是良心连狗都不吃的人. , 【激励人的话】 如果你看到面前的阴影,别怕,那是因为你的背后有阳光。 , 【感人的话】 一身白衣为你洗尽铅华,白衣白发白胜雪,捧一卷古墨,盈袭暗 香,我踏着平平仄仄的长长短短,款款步入风情万种的宋词里。溪边桃红青染,流水 潺潺,柳丝随风絮,我在桃花下写着红笺小字,一抹嫣然回眸,惊落了桃花,也惊落 了你的心。佛说千年一轮回,今生,你在哪里, , 【有哲理的话】 母爱是一滴甘露,亲吻干涸的泥土,它用细雨的温情,用钻石的 坚毅,期待着闪着碎光的泥土的肥沃;母爱不是人生中的一个凝固点,而是一条流动 的河,这条河造就了我们生命中美丽的情感之景。 , 【表白的话】 我深深地恳求你;不要把我逐出你的爱门之外,我一分一秒也不能 缺少你的爱。只有赢得你的爱,我的生命才有光彩。 , 【表白的话】 爱你,却要无欲无求,好难~爱你,却要偷偷摸摸,好累~爱你, 却让自己心碎,好惨~但竟然心甘情愿,好傻~但是我能肯定的是:我是真的很爱你~ , 【表白的话】 我扬一把散沙粒粒想念漫天纷飞带给我对你的祝福,我洒下一瓢涟 水滴滴飘洋流到你的心海,爱你,今生无悔,牵了你的情,爱了你的人,我会努力呵 护你,一生一世~ , 【表白的话】 你的热情,温暖了我冰冻的心;你的大胆,鼓起了我爱的热忱;你 的关怀,激起了我感激之情。新年伊始,愿我们透过那爱湖的波光水雾,一起憧憬美 好的未来。情人节快乐~ , 【表白的话】 也许我的笑容不够灿烂,但足够为你扫清冬日里的阴霾;也许我的 双手不够温柔,但还能为你拂去俗世尘埃~如果命运安排我们在一起,我会好好珍惜 你~情人节快乐~ , 【甜言蜜语的话】 我们结婚吧,好不好,那样我们就可以不再对着电话诉说想念, 就可以每天清晨起来看见你的睡脸,然后一起吃一顿不太丰盛却很温暖的早餐。我们 结婚吧,好不好,那样我们就可以拿着民政局发的红色小本子四处炫耀,我们可以在 房间里挂满结婚照,看着看着就会不自觉的微笑。我们结婚吧。 , 【表白的话】 我需要你,就像冬天里的棉袄,夏天里的雪糕,黑暗中的灯泡,饥 饿中的面包—–我不能没有你~ , 【有哲理的话】 用真理检验真理永远是真理,用错误掩饰错误将会一错再错。我 们不能拥有真理,但是我们可以防止错误。 , 【离别的话】 愿你作一滴晶亮的水,投射到浩瀚的大海;作一朵鲜美的花,组成 百花满园;作一丝闪光的纤维,绣织出鲜红的战旗;作一颗小小的螺丝钉,一辈子坚 守自己的岗位…… , 【离别的话】 我们曾经在一起欣赏过美丽的花;我们曾经在一起幻想过美丽的季 节。同学啊,同学,分别后不要忘了我们曾经一起走过的日子。 , 【离别的话】 红叶纷飞的枫林里,我们曾拥有多少回忆。那飘舞着的枫叶,将我 们带进一个无比美妙的境界。 , 【离别的话】 别离,是有点难舍,但不怅然;是有点遗憾,但不悲观。因为我们 有相逢的希望在安慰。 , 【有哲理的话】 人活着,第一要紧的事情就是要有眼光。有了眼光,并相应确定 应该为之努力的目的和目标,工作就会出现乐趣,这样才有希望最终成为一个事业和 生活的成功者,生命就会丰富多彩。 , 【有哲理的话】 在真相肯定永无人知的情况下,一个人的所作所为能显示他的品 格。有些事情的确没有人知道,除你之外,没有人知道,但是你必须对得住自己,最 好能问心无愧。因为问心无愧可生自信,而自信会让你生活得更从容。 , 【有哲理的话】 没有任何的动物是比蚂蚁更勤奋,然而它却是最沉默寡言的。与 其埋怨世界,不如改变自己。管好自己的心,做好自己的事,比什么都强。人生无完 美,曲折亦风景。别把失去看得过重,放弃是另一种拥有;不要经常艳羡他人,人做 到了,心悟到了,相信属于你的风景就在下一个拐弯处。 , 【有哲理的话】 有些人成就不大,不在于智力或能力不够,而在于没有克服自己 心理上的弱点和谬见,没有充分发挥自己既有的潜力和才能。只有不断向自己挑战, 向生活挑战,才能取得更大成功。 , 【有哲理的话】 面对别人的反对意见,如果你针锋相对地进行争执和批驳,对方 很难从内心真正接受,在表达方式上委婉一些,效果就好多了。 , 【有哲理的话】 当我们放眼这个世界的时候,如果以自我为中心,很可能会以为 自己了不起,可一旦我们把心歇下来,用赤子之心来观察,就会发现我们是多么渺小。 我们什么时候都能看清自己不如人的地方,那就是对生命有真正信心的时候。 , 【有哲理的话】 胸有平常心,幸福自然来。人的心态如同琴上的弦,太紧则易断, 太松则无音,只有松紧适度,才能弹出美妙之音。保持一颗平常心,才是人生的真谛。 怀一颗平常心,看淡得失,超越成败,不为物欲所迷,不被烦恼所扰,明心见性,随 缘自适。平常心,是一种人生态度,也是一种生活智慧。 , 【有哲理的话】 绝大多数人都喜欢嘲笑别人,而不愿意被别人嘲笑。在别人处于 尴尬境遇时,你如果能通过自己出丑来减少他的难堪,他一定对你非常感激。 , 【有哲理的话】 对于胸怀大志的有志之士和勤奋努力的人来说,障碍是不会起什 么作用的。他们会说:不会再有什么困难能拦得住我了。只要有百折不挠的信念,就 会战胜许多强大的阻力。 , 【有哲理的话】 成功地推销自己是迈向成功的第一步。在推销自己的过程中,多 动脑筋,设计一些小花样,就容易引起别人的兴趣和关注。 搞笑语录 , 一次,同事几个去美国,到超市买东西,用济南话讨论,有个美国人过来用标准 的济南话说:―你们是济南的,~‖暴汗,原来这老外是以前战争时期留在中国的美国人 后代,同事问他:―那你英文怎么样啊,‖老外一拍大腿道:―英语太他妈难学了~~‖ 哈哈,有木有笑趴啊。 , 公司加班到半夜,所有人都眼皮打架,一姑娘哀叹:―我现在真想变成一个?因‘字。‖ 众问其故,姑娘说:―就是一个人四肢平摊躺在大床上。‖话音刚落,旁边一男同事嘟囔: ―困。‖ , 一先生感冒去医院挂吊针,护士小姐很麻利的给这位先生插上针挂好盐水,一个 多小时过去了,盐水瓶的水打完了,护士过来马上又换上一瓶。这先生不解,问护士 小姐说:―小姐,处方单上不是只开了一瓶吗,‖护士小姐指着打完盐水的空瓶盖说,―先 生,您运气真好,这瓶中奖了,再来一瓶~‖ , 一退休老头,闲来无事就教鹦鹉说话,每天早上必教:―早上好~‖可惜~几个月 后,鹦鹉仍不开口。一日,老头心情不佳,未教。只听鹦鹉大叫:―老头,今天牛了~ 连好也不问了啊~‖ , 白雪公主逃出王宫,来到森林,看到一间小木屋,里面排列着七张小小的床。白 雪公主就躺下睡着了。傍晚七个小人回来了,白雪公主说:―你们就是我命中的七个小 矮人吧。‖ 七个人面面相觑,然后说:―你走错地方了,我们是金刚葫芦娃。‖ , 爷孙三人去钓鱼,爷爷拿着鱼杆发呆,孙子看到后对爸爸说:―瞧瞧,你爹在那发 呆,跟傻B 似的。‖爸爸打了儿子一耳光生气的喊道:―你爹才傻B 呢~‖ , 作业做了很久,顺手打开收音机,一个温柔的声音传出:―如果肤色粉红,脸上的 绒毛细嫩柔软,那么说明很健康……‖听到这里,忍不住摸了自己的脸,对镜顾盼,再 笑一笑,样子健康可爱。这时,又听播音员说道:―好,听众朋友,这次我们的《养猪 知识讲座》就到这里。‖ , 话说上技校时我们班为机电八班。某日,学校组织拔河比赛。我们班对战二班。 二百女生加时喊:―机二,加油……机二,加油……‖我们班女生也学着人家喊:―机八, 加油……机八,加油……‖我滴个神~ , 出差,刚出车站就来一大婶:―小伙子,住旅馆呀,‖我说:―不用。‖大婶马上换成 暧昧的语气:―有小姑娘哟,很漂亮的。‖我汗,说:―不要小姑娘。‖大婶立刻改口:―老 姑娘,老姑娘也有,便宜一点。‖再汗,说:―我不要姑娘。‖大婶沉默了下,小声说:―那 个,小伙子也是有的~‖ , 一哥们儿隔壁新搬来个老外,一天晚上老外敲门求助,说:―我的电视坏了,不能 换台。‖这哥们儿低头看了眼表,很镇定的说:―过了七点半就好了‖ , 有个懒人,懒得出奇。妻子要切面条,叫他到邻家借个面板。他说:―不用借了, 就在我背上切吧~‖妻子在他背上切完面条,问他:―痛不痛,‖他说:―痛,我也懒得吱 声。‖ , 一只青蛙给牧师打电话,问自己的命运。牧师说:―明年,有一个年轻的姑娘会来 了解你。‖青蛙高兴的蹦了起来:―哦,真的吗,是在王子的婚礼上吗,‖牧师说:―不, 是在她明年的生物课上。‖ , 几个人在高尔夫更衣室,一手机响很久,一男人按了免提键。女:―亲爱的你在俱 乐部吗,‖男:―在。‖女:―我看到一辆宝马,才不到两百万。‖男人:―买。‖女:―还有 那个楼盘又放盘了, 6万一平。‖男:―买。‖女:―好爱你。‖男:―也爱你。‖旁边的男 人们敬佩得目瞪口呆。男人挂了电话,问:―这是谁的手机,‖ , 深夜,老公未归。女儿心急给妈打电话:―妈~他还没回来,一定有别的女人了~‖ 妈妈轻声安慰:―傻孩子,乖,别净往坏处想,兴许是出车祸了~‖ , 一男子在闹市骑摩托撞昏了一个陌生的老汉~男子惊吓得不知所措~围观群众越 来越多~突然,该男抱住老汉,声泪俱下的喊道:―爹,你等着我,我这就去给你找医 生~‖说后,就跑掉了。老汉挣扎着愤怒的喊道:―给老子回来~‖众人纷纷感慨:―这儿 子当的真孝顺~‖
本文档为【模电数电笔试题汇总】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_477730
暂无简介~
格式:doc
大小:74KB
软件:Word
页数:40
分类:企业经营
上传时间:2017-11-13
浏览量:90