首页 EDA技术第一EDA设计流程

EDA技术第一EDA设计流程

举报
开通vip

EDA技术第一EDA设计流程EDA技术主讲:牛军浩第一章概述1.7FPGA/CPLD开发流程1.8ASIC设计流程1.9常用EDA工具1.10QuartusII简介1.11IP核教学目的了解EDA技术进行设计开发的流程,以及EDA设计软件能正确选择和使用EDA软件、优化设计项目、提高设计效率和设计质量1.7FPGA/CPLD设计流程FPGA/CPLD开发流程1.7FPGA/CPLD设计流程2.设计输入将电路系统以一定的表达方式输入计算机a.图形输入b.文本输入状态图输入波形图输入原理图输入VHDL输入VerilogHDL输入1.7FPGA/C...

EDA技术第一EDA设计流程
EDA技术主讲:牛军浩第一章概述1.7FPGA/CPLD开发 流程 快递问题件怎么处理流程河南自建厂房流程下载关于规范招聘需求审批流程制作流程表下载邮件下载流程设计 1.8ASIC设计流程1.9常用EDA工具1.10QuartusII简介1.11IP核教学目的了解EDA技术进行设计开发的流程,以及EDA设计软件能正确选择和使用EDA软件、优化设计项目、提高设计效率和设计质量1.7FPGA/CPLD设计流程FPGA/CPLD开发流程1.7FPGA/CPLD设计流程2.设计输入将电路系统以一定的表达方式输入计算机a.图形输入b.文本输入状态图输入波形图输入原理图输入VHDL输入VerilogHDL输入1.7FPGA/CPLD设计流程图形输入——状态图输入根据电路的控制条件和不同的转换方式,用绘图的 方法 快递客服问题件处理详细方法山木方法pdf计算方法pdf华与华方法下载八字理论方法下载 ,在EDA工具的图形编辑器上绘出状态图,然后由EDA编译器和综合器将其综合成电路网表1.7FPGA/CPLD设计流程图形输入——波形图输入将待设计的电路看成一个“黑盒”,只设计输入和输出的时序波形,由EDA工具综合成电路网表1.7FPGA/CPLD设计流程图形输入——原理图输入在图形编辑界面上绘制完成特定功能的电路原理图,原理图由逻辑器件和连线构成。1.7FPGA/CPLD设计流程文本输入——VHDL输入与传统的文本语言程序设计方法相似,在文本编辑器中输入程序代码,由EDA工具综合成电路网表1.7FPGA/CPLD设计流程文本输入——VerilogHDL输入与传统的文本语言程序设计方法相似,在文本编辑器中输入程序代码,由EDA工具综合成电路网表1.7FPGA/CPLD设计流程3.综合综合就是将电路的高级语言(如行为描述)转换成低级的,可与FPGA/CPLD的基本结构相映射的网表文件或程序。将设计者在EDA工具中编辑输入的HDL文本、原理图或状态图描述,依据给定的硬件结构组成和约束控制条件进行编译、优化、转换,以获得门级电路描述的网表文件1.7FPGA/CPLD设计流程4.适配将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件适配的目标器件必须属于原综合器指定的目标器件系列综合器可由第三方提供,适配器则由CPLD/FPGA供应商提供1.7FPGA/CPLD设计流程5.仿真根据算法和仿真库对设计进行模拟,以验证设计是否正确功能仿真:对描述的逻辑功能进行测试模拟,以验证是否满足设计要求与硬件特性无关时间短,速度快时序仿真:接近真实器件运行特性的仿真与硬件特性相关精度高时间长,速度慢1.7FPGA/CPLD设计流程6.下载将适配后生成的下载或配置文件,通过编程器或编程电缆向FPGA或CPLD下载,以便进行硬件调试和验证对FPGA进行下载称为配置(Configure)对CPLD进行下载称为编程(Program)1.8ASIC设计流程1.ASIC设计方法1.8ASIC设计流程2.ASIC设计流程1.9EDA工具集成开发环境HDL前端输入与系统管理软件HDL逻辑综合软件HDL仿真软件适配器其他1.集成开发环境(1)MAX+PLUSIIAltera公司上一代的PLD开发软件使用者众多目前Altera已经停止开发MaxplusII,而转向QuartusII软件平台最新版本为MaxPlusII10.23(2)QuartusIIAltera公司新一代PLD开发软件适合大规模FPGA的开发最新版本为QuartusII7.01.集成开发环境(3)FoundationXilinx公司上一代的PLD开发软件目前Xilinx已经停止开发Foundation,而转向ISE软件平台最新版本为XilinxFoundation3.1i1.集成开发环境(4)ISEXilinx公司目前的FPGA/PLD开发软件最新版本为ISE8.1i1.集成开发环境2.前端输入与系统管理软件UltraEditHDLTurboWriterVHDL/verilog专用编辑器,可大小写自动转换,缩进,折叠,格式编排很方便HDLDesignerSeriesMentor公司的前端设计软件,包括5个部分,涉及设计管理, 分析 定性数据统计分析pdf销售业绩分析模板建筑结构震害分析销售进度分析表京东商城竞争战略分析 ,输入等VisialVHDL/VisalVerilog可视化的HDL/Verilog编辑工具,可以通过画流程图等可视化方法生成VHDL/Verilog代码3.HDL逻辑综合软件(1)Synplify/SynplifyProVHDL/Verilog综合软件口碑相当不错Synplicity公司出品最新版本为Synplify8.1(2)LeonardoSpectrumVHDL/VerilogHDL综合软件Mentor公司出品PrecisionRTL/PrecisionPhysical最新版本Leonardo2003b(3)FPGAComplierIIVHDL/Verilog综合软件Synopsys公司出品停止FPGAExpress的开发4.HDL仿真软件(1)ModelsimVHDL/VerilogHDL仿真软件功能比ActiveHDL强大,使用比ActiveHDL复杂Mentor的子公司ModelTech出品最新版本为ModelSim6.1(2)ActiveHDLVHDL/VerilogHDL仿真软件人机界面较好,简单易用Aldec公司出品最新版本为ActiveHDL7.1sp1(3)NCCadence公司出品,很好的Verilog/VHDL仿真工具NC-Verilog的前身是著名的Verilog仿真软件:Verilog-XL,用于Verilog仿真NC-VHDL,用于VHDL仿真NC-Sim,是Verilog/VHDL混合语言仿真工具(4)VCS/SciroccoVCS是Synopsys公司的Verilog仿真软件scirocco是Synopsys公司的VHDL仿真软件5.适配器和下载器布局布线器由厂商专门针对器件提供输出多种文件时序仿真文件适配技术 报告 软件系统测试报告下载sgs报告如何下载关于路面塌陷情况报告535n,sgs报告怎么下载竣工报告下载 文件第三方输出文件编程下载文件1.10QuartusII简介是Altera提供的集成开发环境支持VHDL、Verilog、SystemC、AHDL等设计语言支持第三方综合、仿真工具具有LPM模块,是复杂或高级系统构建的重要组成提供输入、编译、仿真、下载等共功能1.11IP核简介IP,就是知识产权核,IntellectualPropertyIP分为软IP、固IP、和硬IP从集成规模上,现在的IP库,已经包含了诸如8051、ARM、PowerPC等微处理器、TMS320C50等数字信号处理器、MPEGII、JPEG等数字信息压缩/解压在内的大规模IC模块。1.11IP核简介IP的实际内涵:首先:必须是为了易于重用而按嵌入式应用专门设计的。其次:必须实现IP模块的优化设计,达到“四最”,即面积最小、速度最快、功耗最低、工艺容差最大。再次:符合IP 标准 excel标准偏差excel标准偏差函数exl标准差函数国标检验抽样标准表免费下载红头文件格式标准下载 。对参数、文档、检验方式等形式化的标准,以及诸如接口、总线等技术性协议标准。
本文档为【EDA技术第一EDA设计流程】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
个人认证用户
正方体
暂无简介~
格式:ppt
大小:1MB
软件:PowerPoint
页数:33
分类:
上传时间:2022-05-10
浏览量:2