首页 2019年第二届全国研究生集成电路电子设计竞赛试题

2019年第二届全国研究生集成电路电子设计竞赛试题

举报
开通vip

2019年第二届全国研究生集成电路电子设计竞赛试题第二届笔试题(4分)请简要说明CIF,EDIF,GDSH的意义及用途。(4分)在亚微米设计中,互连线的影响是十分重要的,互连线会给晶体管增加负载,是TOC\o"1-5"\h\z由于、、、造成。从而导致信号、功率、电压、时间。(4分)在亚微米设计中,电子迁移是由造成的。它使连线变细,最终断开,引起器件失效。(4分)对付寄生参数,经常采用的方法有:①使用导电性能好的来代替A1;②使用介电常数的材料来减小电容;③降低以减少晶格散射和电子空穴的离散活动;④规划数。(4分)DSP的中文意思是。它的高速数值处理使实时模拟...

2019年第二届全国研究生集成电路电子设计竞赛试题
第二届笔试 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 (4分)请简要说明CIF,EDIF,GDSH的意义及用途。(4分)在亚微米 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 中,互连线的影响是十分重要的,互连线会给晶体管增加负载,是TOC\o"1-5"\h\z由于、、、造成。从而导致信号、功率、电压、时间。(4分)在亚微米设计中,电子迁移是由造成的。它使连线变细,最终断开,引起器件失效。(4分)对付寄生参数,经常采用的方法有:①使用导电性能好的来代替A1;②使用介电常数的材料来减小电容;③降低以减少晶格散射和电子空穴的离散活动;④规划数。(4分)DSP的中文意思是。它的高速数值处理使实时模拟信号用技术处理成为可能。在滤波器的设计中,通常只要调整DSP的件,就会使其输出满足不同的模拟要求,这是很吸引人的。(4分)在各种不同的电子应用领域中,把微处理器,或微控制器作为核心的应用,称为系统。(4分)下述片段程序是用什么语言写成的,它大致描述的是什么电路?entityCOUNTERSisport(CLK:inBIT;COUNT:outBIT_VECTOR(2downto0));endCOUNTERS;&(5分)在版图设计中,如果用户要求一些例如圆、环、椭圆或一些弯头(两端尺寸不等)等曲线组成的图案。我们可以选某些工具在计算机显示器上显示出来。若要将此图送去制版时,必须转为图形发生器能够接纳的格式,为使这些图形尽可能保持原有形状,需要较多插值,这在设计中如何操作?(5分)数据库对设计十分重要,请简要说明什么是参量库,使用参量库的优点在何处?(5分)版图设计, 工艺 钢结构制作工艺流程车尿素生产工艺流程自动玻璃钢生产工艺2工艺纪律检查制度q345焊接工艺规程 非常重要,请简要说明与工艺密切相关、设计人员必须了解的一些工艺参数。(5分)请简要说明下述CMOS电路的基本原理。假定P管和N管的阈值电压分别为一2及+2伏。Vss=+5伏G1=0,G2=5V,Vout〜VinG1=5V,G2=0V,V°ut〜V^(4分)请用一两句话说明DRC、ERC、LVS、extract的意义及用途。(7分)请指出下述版图(单位为微米)中,管子的W及L。人们常说0.5、0.8微米工艺等,从这张图上看,它是多少微米工艺?答:W=;L=;是微米工艺。L**i-14■■:51531古*f-+-—+-■:心:IM匕(4分)随着集成电路集成度的提高,测试越来越显得重要;可测试性设计也成为设计工作中的一项重要组成;在设计过程中,应该在设计的期阶段,就开始注意可测性设计问题。对数字电路来说,常用的方法有和。对于CMOS电路来说,经常采用测试,来检查集成电路的故障。(4分)当且仅当下列条件满足时,逻辑电路的故障可 检测 工程第三方检测合同工程防雷检测合同植筋拉拔检测方案传感器技术课后答案检测机构通用要求培训 :①②O16.(8分)(i,n,川中任选一题)1hL5>rIM求图I电路所有各点上固定故障(Stuck-at)故障的完全测试集。求图n电路中故障a点的s-a-o的测试码。求图川电路中,多故障{As—a-I,hs-a-1}的测试码。(10分)从手册上复印了HCS154MS的真值 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 和功能图,请说明它是什么样功能的电路?请比较其真值表和功能图,符合吗?若有不符合处,请指出。(图见附页)。(15分)用主从触发器(图1)构成四级(R1,R2,R3和R4)流水线(图2)。每级之间从左到右用组合逻辑构成。CP的正沿触发,从触发器用负沿触发,输出只在从触发器加载时fl,f2和f3(图2)。在输入数据到达第一个主触发器M1并在S4(图2右端)的函数为:四个主触发器用时钟脉冲候变化。三级组合逻辑为段传输延尺以后,触发器S4=((M1*2)+5)A2InputOutputLoadM(图一L°adsR2触发器和组合逻辑构成的四级流水线(图二)请用VHDL语言描述:1)时钟脉冲CP,高电位为1,低电位为02)用组合逻辑实现函数f1,f2和f3f3=f2*f2f1=(M1*2)f2=f1+53)四级流水线逻辑模块moduleHCS154MSi^irrzOUTPUT£1•nAt«IA:*0rirzV3T<U■0rzY0”rioY11v«YUY4(.1LLL・LHKHHHbHHHi<IIIIhHHI:i1!kL叫HIrHMKbHHHit♦1Xbl<J1•L1L«LMwinKFtl>1HHH卜H丁1Iu「Un•1rtr>:LMII1FlIIHMMHiIItHLH>ihIIII!H:*MMX怜AHT"IH**I14卜HHKL卜MMMH卜MHLItK11LH卜HHHMIMHMHkMHIIIHIIHH卜HHMMHLMMMXHHMMIuItL-'H卜HHMXXHLMM14II•MH1<LwH►HMMXHHHLHHX*MH■'•HIMLHKHHMHHMHMIHbHHK■■kLWMU卜HbMM・.HHH■卜M卑dL■MMLXHMHHHHHHKKIKn♦1l■KMLM*MMMMMHHHYH1!HHL■-<MLXHHXHHHHH•<M卜MIHLLHMHHHHhHHHHHHHHMHHxi•LY*<Y¥>MHHMHhHHrM•1L<XXKHHHHHn*MA-rHHH<XcXX卜MKHKHMrMM••X八>yr•.lLjwL刖WXnrmj^ui-9ay»¥_^fn_7?-yi>4痒UH、ErJ-O宀YrIr・」x>VYq、▼1神当£•^WUSL,丄丁・•一"-w十Qxl"Vn7w^^yy-:■I'orYr密勒解码器设计一、题目:设计一个密勒解码器电路二、输入信号:DIN:输入数据CLK:频率为2MHz的方波,占空比为50%RESET:复位信号,低有效三、输入信号说明:输入数据为串行改进密勒码,每个码元持续时间为8卩s,即16个CLK时钟;数据流是由A、B、C三种信号组成;A:前8个时钟保持“1”,接着5个时钟变为“0”最后3个时钟为“1”B:在整个码元持续时间内都没有出现“0”即连续16个时钟保持“1”C:前5个时钟保持“0”后面11个时钟保持“1”改进密勒码编码规则如下:如果码元为逻辑“1”用A信号表示。如果码元为逻辑“0”用B信号表示,但以下两种特例除外:如果出现两个以上连“0”则从第二个“0”起用C信号表示;如果在“通信起始位”之后第一位就是“0”则用C信号表示,以下类推;“通信起始位”,用C信号表示;“通信结束位”,用“0”及紧随其后的B信号表示。“无数据”,用连续的B信号表示。输入数据信号示例如下:(S代表“通信起始位”,E代表“通信结束位”)注意:当DIN为“1”时,CLK信号为连续的2MHz方波;当DIN为“0”时,CLK信号为“0”输入数据信号总是在CLK信号的下降沿变化。为便于理解,特将A信号图示如下:DIN:CLK:nnnnnnnnnnnnnnnn四、输出信号:DOUT:输出数据DATA—EN:输出数据使能信号BIT—EN:码元使能信号五、输出信号规定:DATAEN:DOUT:bit-en:nnnnnnrDATA—EN信号从“0”变为“1”到变回“0”,表示收到一帧完整的数据,DOUT和BIT—EN只有在DATA—EN为“1”时才是有效的;BIT—EN信号为“1”时,DOUT的值即为当前码元。上图表示解码结果为0100101。注意,“通信起始位”和“通信结束位”在输出信号中必须消去。六、设计要求•设计一个密勒解码电路,输入信号为如下4帧数据:10010110、00010100、10100101、00100111(与前面输入数据信号示例相同),正确完成解码,并使输出信号符合规定。•可不考虑错码。•请首先提供书面设计方案(评分时要考虑此方案)2000年全国EDA竞赛上机试题设计一加法器阵列,完成下列复数运算功能,其中R为数据的实部,1为数据的虚部。Ra'=(Ra+Rc)+(Rb+Rd)la'=(la+lc)+(lb+ld)Rc'(Ra+Rc)-(Rb+Rd)lc'(la+lc)-(lb+ld)Rb'(Ra-Rc)+(Ib-Id)lb'=(la-lc)-(Rb-Rd)Rd'(Ra-Rc)-(Ib-Id)ld'=(la-lc)+(Rb-Rd)功能框图如下:Ra,Rb,Rc,Rd19、-21kla,lb,lc,ld19、■加法器阵列21■CP—►Ra',Rb',Rc',Rd'la',lb'lc'Id'输入信号:•输入数实部Ra,Rb,Rc,Rd,虚部la,lb,lc,Id的数据宽度均为19位;每次向加法器阵列只能送一个操作数,包括实数R(19bit)、虚部I(19bit);操作数据a、c、b、d的顺序连续送入,在加法器列中要进行串并变换。CP脉冲。输出信号:输出数实部Ra',Rb',Rc',Rd',虚部la',lb',lc',Id'的数据宽度均为21位。设计要求:1.加法器要求采用快速进位链(LookAhead)。•在加法器阵列中加入流水线结构(Pipelinc),每一拍完成一个加法,输入连续送数,输出连续出结果。逻辑要求最简化。要求写出完整的实验报告。
本文档为【2019年第二届全国研究生集成电路电子设计竞赛试题】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_270070
暂无简介~
格式:doc
大小:274KB
软件:Word
页数:0
分类:
上传时间:2020-09-18
浏览量:37