首页 第四章_组合逻辑电路

第四章_组合逻辑电路

举报
开通vip

第四章_组合逻辑电路null第四章 组合逻辑电路第四章 组合逻辑电路nullnull4.1概述 一、组合逻辑电路的特点 从功能上 从电路结构上 任意时刻的输出仅 取决于该时刻的输入不含记忆(存储)元件null二、逻辑功能的描述 null4.2组合逻辑电路的分析方法和设计方法null二. 组合逻辑电路的分析步骤: 4.2.1 组合逻辑电路的分析方法1、 由逻辑图写出各输出端的逻辑表达式;2、 化简和变换逻辑表达式;3、 列出真值表;4、 根据真值表或逻辑表达式,经分析最后确定其功能。根据已知逻辑电路,经分析...

第四章_组合逻辑电路
null第四章 组合逻辑电路第四章 组合逻辑电路nullnull4.1概述 一、组合逻辑电路的特点 从功能上 从电路结构上 任意时刻的输出仅 取决于该时刻的输入不含记忆(存储)元件null二、逻辑功能的描述 null4.2组合逻辑电路的 分析 定性数据统计分析pdf销售业绩分析模板建筑结构震害分析销售进度分析表京东商城竞争战略分析 方法 快递客服问题件处理详细方法山木方法pdf计算方法pdf华与华方法下载八字理论方法下载 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 方法null二. 组合逻辑电路的分析步骤: 4.2.1 组合逻辑电路的分析方法1、 由逻辑图写出各输出端的逻辑 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 达式;2、 化简和变换逻辑表达式;3、 列出真值表;4、 根据真值表或逻辑表达式,经分析最后确定其功能。根据已知逻辑电路,经分析确定电路的逻辑功能。一. 组合逻辑电路分析null例:试分析如下电路图的逻辑功能。 null①逻辑表达式 ②逻辑真值表:③结论: 当DCBA表示的二进制数小于或等于5时Yo为1,这个二进制数大于5且小于11时Y1为1,当这个二进制数大于或等于11时Y2为1。 因此,这个逻辑电路可以用来判别输入的4位二进制数数值的范围。4.2.2 组合逻辑电路的设计方法4.2.2 组合逻辑电路的设计方法一、逻辑抽象 分析因果关系,确定输入/输出变量 定义逻辑状态的含意(赋值) 列出真值表 二、写出函数式 三、选定器件类型 四、根据所选器件:对逻辑式化简(用门) 变换(用MSI) 或进行相应的描述(PLD) 五、画出逻辑电路图,或下载到PLD 六、工艺设计 设计举例:设计举例:设计一个监视交通信号灯状态的逻辑电路设计举例:设计举例:1. 抽象 输入变量: 红(R)、黄(A)、绿(G) 输出变量: 故障信号(Z) 2. 写出逻辑表达式 设计举例:设计举例:3. 选用小规模SSI器件 4. 化简 5. 画出逻辑图null 例: 一火灾报警系统,设有烟感、温感和紫外光感三种类型的火灾探测器。为了防止误报警,只有当其中有两种或两种以上类型的探测器发出火灾检测信号时,报警系统产生报警控制信号。设计一个产生报警控制信号的电路。解:(1)分析设计要求,设输入输出变量并逻辑赋值; 输入变量:烟感A 、温感B,紫外线光感C; 输出变量:报警控制信号Y。 逻辑赋值:用1表示肯定,用0表示否定。null (2)列真值表; 把逻辑关系转换成数字表示形式;(3) 由真值表写逻辑表达式,并化简;null例:某工厂有三条生产线,耗电分别为1号线10kW,2号线20kW,3号线30kW,生产线的电力由两台发电机提供,其中1号机20kW,2号机40kW。试设计一个供电控制电路,根据生产线的开工情况启动发电机,使电力负荷达到最佳配置。 解:①逻辑抽象输入变量: 1~3号生产线以A、B、C表示, 生产线开工为1,停工为0;输出变量: 1~2号发电机以Y1、Y2表示,发电机启动为1,关机为0;逻辑真值表null例:有一大水箱由YS、YL两台水泵供水,水箱中设置了三个水位检测元件A、B、C,如图所示。水面低于检测元件时,检测元件输出高电平,水面高于检测元件时,检测元件输出低电平。现要求水位超过C点时,YS、YL停止工作;水位低于C点但高于B点时,YS单独工作;水位低于B点但高于A点时,YL单独工作;水位低于A点时,YS、YL同时工作。试设计此控制电路。 解:①逻辑抽象输入变量: 水位检测元件以A、B、C表示,低于检测元件为1,高于为0;输出变量: 水泵以YS、YL表示,水泵工作为1,不工作为0;逻辑真值表null②卡诺图化简 ③逻辑电路图null例:用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明举重成功。解:①逻辑抽象输入变量: 主裁判为A,副裁判为B、C。 判明成功为1,失败为0;输出变量: 举重成功与否用变量Y表示,成功为1,失败为0;逻辑真值表小 结小 结1.组合逻辑电路的特点是,电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关。组合电路就是由门电路组合而成,电路中没有记忆单元,没有反馈通路。 2.组合逻辑电路的分析步骤为:写出各输出端的逻辑表达式→化简和变换逻辑表达式→列出真值表→确定功能。 3.组合逻辑电路的设计步骤为:根据设计要求列出真值表→写出逻辑表达式(或填写卡诺图) →逻辑化简和变换→画出逻辑图null  人们为解决实践上遇到的各种逻辑问 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 ,设计了许多逻辑电路。然而,我们发现,其中有些逻辑电路经常、大量出现在各种数字系统当中。为了方便使用,各厂家已经把这些逻辑电路制造成中规模集成的组合逻辑电路产品。  比较常用的有编码器、译码器、数据选择器、加法器和数值比较器等等。下面分别进行介绍。 4.3 若干常用组合逻辑电路null4.3.1 编码器(Encoder) 1、编码 生活中常用十进制数及文字、符号等表示事物。数字电路只能以二进制信号工作。因此,在数字电路中,需要用二进制代码表示某个事物或特定对象,这一过程称为编码。 2、编码器:实现编码操作的逻辑电路。  编码原则:N位二进制代码可以表示2N个信号,则对M个信号编码时,应由2N ≥M来确定位数N。   例:对101个键盘编码时,采用了7位二进制代码ASCⅡ码。27=128>101。   目前经常使用的编码器有普通编码器和优先编码器两种。 一、普通编码器一、普通编码器特点:任何时刻只允许输入一个编码信号。 例:3位二进制普通编码器 利用无关项化简,得:利用无关项化简,得:二、优先编码器二、优先编码器特点:允许同时输入两个以上的编码信号,但只对其中优先权最高的一个进行编码。 例:8线-3线优先编码器 (设I7优先权最高…I0优先权最低) 实例: 74HC148实例: 74HC148低电平 选通信号选通信号选通信号附 加 输 出 信 号附 加 输 出 信 号为0时,电路工作无编码输入为0时,电路工作有编码输入null附加输出信号的状态及含意附加输出信号的状态及含意控制端扩展功能举例:控制端扩展功能举例:例: 用两片8线-3线优先编码器 16线-4线优先编码器 其中, 的优先权最高· · ·null三、二-十进制优先编码器三、二-十进制优先编码器将 编成0110 ~ 1110 的优先权最高, 最低 输入的低电平信号变成一个对应的十进制的编码 4.3.2 译码器4.3.2 译码器译码:将每个输入的二进制代码译成对应的输出高、低电平信号。 常用的有:二进制译码器,二-十进制译码器,显示译码器等 一、二进制译码器 例:3线—8线译码器真值表 逻辑表达式:真值表 逻辑表达式:用电路进行实现 用二极管与门阵列组成的3线-8线译码器 集成译码器实例:74HC138集成译码器实例:74HC138低电平输出附加 控制端74HC138的功能表:74HC138的功能表:null利用附加控制端进行扩展 例: 用74HC138(3线—8线译码器) 4线—16线译码器nullD3=1D3=0二、二—十进制译码器二、二—十进制译码器将输入BCD码的10个代码译成10个高、低电平的输出信号 BCD码以外的伪码,输出均无低电平信号产生 例:74HC42三、用译码器设计组合逻辑电路三、用译码器设计组合逻辑电路1. 基本原理 3位二进制译码器给出3变量的全部最小项; 。。。 n位二进制译码器给出n变量的全部最小项; 任意函数 将n位二进制译码输出的最小项组合起来,可获得任何形式的输入变量不大于n的组合函数2. 举例2. 举例例:利用74HC138设计一个多输出的组合逻辑电路,输出逻辑函数式为: 四、显示译码器四、显示译码器1. 七段字符显示器 如:null2. BCD七段字符显示译码器 (代码转换器)7448 真值表 卡诺图真值表 卡诺图BCD-七段显示译码器7448的逻辑图BCD-七段显示译码器7448的逻辑图7448的附加控制信号:(1)7448的附加控制信号:(1)灯测试输入 当 时,Ya ~ Yg全部置为17448的附加控制信号:(2)7448的附加控制信号:(2)灭零输入 当 时, 时,则灭灯7448的附加控制信号:(3)7448的附加控制信号:(3)灭灯输入/灭零输出 输入信号,称灭灯输入控制端: 无论输入状态是什么,数码管熄灭 输出信号,称灭零输出端: 只有当输入 ,且灭零输入信号 时, 才给出低电平 因此 表示译码器将本来应该显示的零熄灭了 nullnull例:利用 和 的配合,实现多位显示系统的灭零控制 例:利用 和 的配合,实现多位显示系统的灭零控制 整数部分:最高位是0,而且灭掉以后,输出 作为次高位的 输入信号 小数部分:最低位是0,而且灭掉以后,输出 作为次低位的 输入信号null4.3.3 数据选择器 一、工作原理 从一组输入数据中选出某一个来。 双4选1数据选择器 74HC153例:用两个“四选一”接成“八选一”例:用两个“四选一”接成“八选一”“四选一”只有2位地址输入,从四个输入中选中一个 “八选一”的八个数据需要3位地址代码指定其中任何一个二、用数据选择器设计组合电路二、用数据选择器设计组合电路1. 基本原理 具有n位地址输入的数据选择器,可产生任何形式的输入变量不大于n+1的组合函数例如:例如:4.3.4 加法器4.3.4 加法器一、1位加法器 1. 半加器,不考虑来自低位的进位,将两个1位的二进制数相加null2. 全加器:将两个1位二进制数及来自低位的进位相加74LS18374HC183二、多位加法器二、多位加法器串行进位加法器 优点:简单 缺点:慢null2. 超前进位加法器 基本原理:加到第i位 的进位输入信号是两 个加数第i位以前各位 (0 ~ j-1)的函数, 可在相加前由A,B两数确定。 优点:快,每1位的和 及最后的进位基本同时产生。 缺点:电路复杂。74LS283nullnull三、用加法器设计组合电路三、用加法器设计组合电路基本原理: 若能生成函数可变换成输入变量与输入变量相加 若能生成函数可变换成输入变量与常量相加 例:将BCD的8421码转换为余3码 思考:已知X是3位二进制数,试实现Y=3X.思考:已知X是3位二进制数,试实现Y=3X.Y=3X?D2D1D0null例:试用两片4位超前进位加法器74LS283构成一个8位加法器。解:低位芯片的高位进位输出端接高位芯片的低位进位输入端。高位低位4.3.5 数值比较器4.3.5 数值比较器用来比较两个二进制数的数值大小 一、1位数值比较器 A,B比较有三种可能结果 nullA2 < B2 A B0 A>B 二、多位数值比较器 比较两个多位数A和B,需从高向低逐位比较。 如两个4位二进制数A3A2A1A0和B3B2B1B0进行比较:A3 = B3 A2 > B2 A>B A2 = B2A1 < B1 A B1 A>B A1 = B1nullnull集成4位数值比较器A’>B’ A’=B’ A’B A=B A
本文档为【第四章_组合逻辑电路】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_447794
暂无简介~
格式:ppt
大小:3MB
软件:PowerPoint
页数:0
分类:
上传时间:2013-10-20
浏览量:24