首页 FPGA原理图方式设计流程

FPGA原理图方式设计流程

举报
开通vip

FPGA原理图方式设计流程-.--.可修编-.2QuartusII软件的使用、开发板的使用本章将通过3个完整的例子,一步一步的手把手的方式完成设计。完成这3个设计,并得到正确的结果,将会快速、有效的掌握在AlteraQuartusII软件环境下进展FPGA设计与开发的方法、流程,并熟悉开发板的使用。2.1原理图方式设计3-8译码器一、设计目的1、通过设计一个3-8译码器,掌握祝组合逻辑电路设计的方法。2、初步了解QuartusII采用原理图方式进展设计的流程。3、初步掌握FPGA开发的流程以及根本的设计方法、根本的仿真分析方法。二、设计原理...

FPGA原理图方式设计流程
-.--.可修编-.2QuartusII软件的使用、开发板的使用本章将通过3个完整的例子,一步一步的手把手的方式完成 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 。完成这3个设计,并得到正确的结果,将会快速、有效的掌握在AlteraQuartusII软件环境下进展FPGA设计与开发的方法、流程,并熟悉开发板的使用。2.1原理图方式设计3-8译码器一、设计目的1、通过设计一个3-8译码器,掌握祝组合逻辑电路设计的方法。2、初步了解QuartusII采用原理图方式进展设计的流程。3、初步掌握FPGA开发的流程以及根本的设计方法、根本的仿真分析方法。二、设计原理三、设计容四、设计步骤1、建立工程文件1〕双击桌面上的QuartusII的图标运行此软件。开场界面2〕选择File下拉菜单中的NewProjectWizard,新建一个工程。如下图。新建工程向导3〕点击图中的next进入工作目录。新建工程对话框4〕第一个输入框为工程目录输入框,用来指定工程存放路径,建议可根据自己需要更改路径,假设直接使用默认路径,可能造成默认目录下存放多个工程文件影响自己的设计,本步骤完毕后系统会有提示〔当然你可不必理会,不会出现错误的〕。第二个输入框为工程名称输入框。第三个输入框为顶层实体名称输入框,一般情况下保证工程名称与顶层实体名称一样。设定完成后点击next。指定工程路径、名称5〕设计中需要包含的其它设计文件,在此对话框中不做任何修改,直接点击next。工程所需其它文件对话框6〕在弹出的对话框中进展器件的选择。在DeviceFamily框中选用CycloneII,然后在Availabledevice框中选择EP2C35F484C8,点击next进入下一步。器件选择界面7〕下面的对话框提示可以勾选其它的第三方EDA设计、仿真的工具,暂时不作任何选择,在对话框中按默认选项,点击next。第三方EDA工具选择8〕出现新建工程以前所有的设定信息后,点击finish完成新建工程的建立。工程信息2、建立图形设计文件1〕在创立好设计工程后,选择File下拉菜单中New菜单。工程下新建立计文件2〕在New对话框中选择DeviceDesignFiles页下的BlockDiagram/SchematicFile,点击OK,出现原理图编辑窗口。建立BlockDiagram/SchematicFile原理图编辑界面图形编辑器3〕在图形编辑器窗口的工作区双击鼠标左键,或点击图中的符号工具按钮,用鼠标点击单元库前面的“+〞号,展开元件库,选择所需要的元器件,点击OK按钮,所选的符号将显现在图形编辑器的工作区域。元件库对话框选择所需的元件用库元件按原理图完成设计设计好的原理图顶层文件4〕完成图形编辑的输入后,需要保存设计文件,该原理图文件作为本设计的顶层文件,注意顶层文件的名称要与工程名一致。保存顶层文件对设计文件进展编译点击菜单栏中的Startpiler按钮进展设计文件的全编译。如果文件有错,在软件的下方会提示错误的原因和位置。整个编译完成,软件会提示编译成功。编译对设计文件进展仿真1〕创立一个波形文件,在File下拉菜单中选择New,选取对话框的OtherFile标签下的VectorWaveformFile,点击OK,翻开一个空的波形编辑器窗口。建立一个仿真波形文件波形文件设置界面2〕参加输入、输出端口,在波形编辑器窗口的左边端口名列 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 区双击,在弹出的菜单中选择NodeFinder按钮。InsertNodeorBus对话框3〕出现NodeFinder界面后,在Filer列表中选择Pins:all,点击List,在NodeFinder窗口出现所有的信号名称,点击中间的“?〞按钮那么SelectedNodes窗口下方出现被选择的端口名称,点击OK。NodeFinder对话框NodeorBus其他设置〔暂不设置时点击OK〕波形编辑器中已参加的端口5〕制定输入端口的逻辑电平变化,最后保存该仿真波形文件,文件名与工程名一样。波形编辑器工具栏编辑输入端口波形保存波形文件6〕进展仿真设置。在软件中选择Assignments下拉菜单下的setting命令,翻开仿真器设置窗口。设置菜单选择SimulatorSettings页面下的simulatormode下的Funtional,即做功能仿真,〔也可选择simulatormode下的Timing,即做时序仿真,那么下面的产生功能仿真网表文件可以跳过,直接Startsimulation〕然后点击OK即可。仿真设置功能仿真〔or时序仿真〕设置然后产生功能仿真网表文件,选择Processing下拉菜单下GenerateFunctionSimulation,产生功能仿真网表;产生功能仿真网表〔功能仿真必做,时序仿真不需要该步〕点击开场仿真的START按钮开场进展仿真:运行仿真后的仿真结果5引脚分配6完整工程的编译7下载到目标器件1〕下载设置2〕下载五、实验现象
本文档为【FPGA原理图方式设计流程】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
个人认证用户
dykcs64
从事建筑工程对接,工程图纸设计施工管理方面的经验
格式:doc
大小:2MB
软件:Word
页数:0
分类:教育学
上传时间:2021-10-24
浏览量:0