首页 数字电路课件首页

数字电路课件首页

举报
开通vip

数字电路课件首页nullnullnull第二章 逻辑门电路第三章 组合逻辑电路第四章 时序逻辑电路引论第五章 时序逻辑电路的分析与设计第六章 存储器和可编程逻辑器件第七章 脉冲信号的产生与整形第一章 数字逻辑基础null1.1 数制与BCD码1.1.1 常用数制1.1.2 几种简单的编码回目录第一章. 数字逻辑基础1.2 逻辑代数基础1.2.1 基本逻辑运算1.2.2 复合逻辑运算1.2.3 逻辑电平及正、负逻辑下一页null1.2.6 逻辑函数的化简1.2.5 逻辑函数的标准形式1.2.4 基本...

数字电路课件首页
nullnullnull第二章 逻辑门电路第三章 组合逻辑电路第四章 时序逻辑电路引论第五章 时序逻辑电路的分析与设计第六章 存储器和可编程逻辑器件第七章 脉冲信号的产生与整形第一章 数字逻辑基础null1.1 数制与BCD码1.1.1 常用数制1.1.2 几种简单的编码回目录第一章. 数字逻辑基础1.2 逻辑代数基础1.2.1 基本逻辑运算1.2.2 复合逻辑运算1.2.3 逻辑电平及正、负逻辑下一页null1.2.6 逻辑函数的化简1.2.5 逻辑函数的标准形式1.2.4 基本定律和 规则 编码规则下载淘宝规则下载天猫规则下载麻将竞赛规则pdf麻将竞赛规则pdf 上一页回目录null2.1 晶体管的开关特性2.1.1 半导体二极管的开关特性2.1.2 半导体三极管的开关特性2.1.3 MOS管的开关特性下一页回目录第二章. 逻辑门电路2.2 分立元件门电路2.2.1 二极管门电路2.2.2 三极管门电路null2.3 TTL门电路2.3.1 TTL与非门典型电路及其工作原理2.3.2 TTL与非门的电压传输特性2.3.5 改进型TTL门电路2.3.6 其它类型的TTL门电路2.3.3 TTL与非门的静态输入与输出特性2.3.4 TTL与非门的动态特性2.4 ECL门电路 (Emitter Coupled Logic)2.4.1 ECL门电路的工作原理下一页回目录上一页null上一页2.5 MOS门电路2.5.1 NMOS门电路2.5.2 CMOS门电路(Complementary Symmetry MOS)2.6 TTL与CMOS电路的接口回目录2.4.2 ECL门电路的主要特点第三章. 组合逻辑电路第三章. 组合逻辑电路下一页回目录3.1 由基本逻辑门构成的组合电路的分析和设计 3.1.1 组合电路的一般分析方法 3.1.2 组合电路的一般设计方法3.2 MSI构成的组合逻辑电路 3.2.1 自顶向下的模块化设计方法 3.2.2 编码器 3.2.3 译码器null 3.2.4 数据选择器 3.2.5 数据分配器 3.2.6 算术运算电路 3.2.7 数值比较器3.3 组合电路设计举例: 算术逻辑单元(ALU)3.4 组合逻辑电路中的冒险 3.4.1 产生冒险的原因 3.4.2 消去冒险的方法回目录上一页null下一页4.2 存储器件回目录第四章. 时序逻辑电路引论4.1 时序逻辑电路的基本概念 4.1.1 时序逻辑电路的结构模型 4.1.2 状态表和状态图4.3 锁存器 4.3.1 RS锁存器 4.3.2 门控RS锁存器null 4.3.3 D锁存器4.4 触发器 4.4.1 主从触发器 4.4.2 边沿触发器4.5 触发器逻辑功能的转换 4.5.1 代数法 4.5.2 图表法4.6 触发器应用举例回目录上一页null回目录第五章. 时序逻辑电路的分析与设计5.1 MSI构成的时序逻辑电路 5.1.1 寄存器和移位寄存器 5.1.2 计数器 5.1.3 移位寄存器型计数器5.2 时序逻辑电路的分析方法 5.2.1 同步时序逻辑电路的分析方法 5.2.2 异步时序逻辑电路的分析方法下一页null5.3 同步时序逻辑电路设计方法 5.3.1 用SSI设计同步时序逻辑电路 5.3.2 用MSI设计同步时序逻辑电路上一页回目录null回目录下一页第六章. 存储器和可编程逻辑器件6.1 存储器 6.1.1 ROM (Read-Only Memory) 6.1.2 随机存取存储器 (RAM)6.2 可编程逻辑器件(PLD) 6.2.1 可编程阵列逻辑(PAL)6.2.2 通用阵列逻辑(GAL) 6.2.3 PLD的开发过程6.3 VHDL语言null回目录上一页6.3.1 VHDL基本结构与语法6.3.1.1 VHDL的组成6.3.1.2 实体(Entity)6.3.1.3 结构体 (Architecture)6.3.1.4 程序包 (Package) 与 USE 语句6.3.1.5 库 (Library)6.3.1.6 VHDL运算符6.3.1.7 数据对象6.3.1.8 VHDL常用语句下一页null6.3.1.9 元件及元件例化6.3.1.10 配置 (configuration)6.3.1.11 子程序6.3.1.12 其他:属性、时钟的表示6.3.1.13 VHDL的模板6.3.1.14 常见错误6.3.1.15 保留字上一页null下一页回首页第七章. 脉冲信号的产生与整形7.1 555集成定时器 7.1.1 5G555定时器的电路结构 7.1.2 定时器的逻辑功能7.2 施密特触发器 7.2.1 用555定时器构成施密特触发器 7.2.2 集成施密特触发器 7.2.3 施密特触发器的应用null7.3 单稳态触发器 7.3.1 由555定时器构成的单稳态触发器 7.3.2 用施密特触发器构成单稳态触发器 7.3.3 集成单稳态触发器 7.3.4 单稳态触发器的应用7.4 多谐振荡器 7.4.1 用555定时器构成多谐振荡器 7.4.2 用施密特触发器构成多谐振荡器 7.4.3 石英晶体多谐振荡器回首页上一页
本文档为【数字电路课件首页】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_162467
暂无简介~
格式:ppt
大小:380KB
软件:PowerPoint
页数:0
分类:
上传时间:2013-04-10
浏览量:18