首页 10套数字电路复习题(带完整答案)

10套数字电路复习题(带完整答案)

举报
开通vip

10套数字电路复习题(带完整答案)10套数字电路复习题(带完整答案)Madeby一(选择题(18分)1(以下式子中不正确的是()a(1•A,Ab(A,A=Ac(A,B,A,Bd(1,A,12(已知下列结果中正确的是()Y,AB,B,ABa(Y,Ab(Y,Bc(Y,A,Bd(Y,A,B3(TTL反相器输入为低电平时其静态输入电流为()a(,3mAb(,5mAc(,1mAd(,7mA4(下列说法不正确的是()a(集电极开路的门称为OC门b(三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c(OC门输出端直接连接可以实现正逻辑的线或运算...

10套数字电路复习题(带完整答案)
10套数字电路复习 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 (带完整答案)Madeby一(选择题(18分)1(以下式子中不正确的是()a(1•A,Ab(A,A=Ac(A,B,A,Bd(1,A,12(已知下列结果中正确的是()Y,AB,B,ABa(Y,Ab(Y,Bc(Y,A,Bd(Y,A,B3(TTL反相器输入为低电平时其静态输入电流为()a(,3mAb(,5mAc(,1mAd(,7mA4(下列说法不正确的是()a(集电极开路的门称为OC门b(三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c(OC门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5(以下错误的是()a(数字比较器可以比较数字大小b(实现两个一位二进制数相加的电路叫全加器c(实现两个一位二进制数和来自低位的进位相加的电路叫全加器d(编码器可分为普通全加器和优先编码器6(下列描述不正确的是()a(触发器具有两种状态,当Q=1时触发器处于1态b(时序电路必然存在状态循环c(异步时序电路的响应速度要比同步时序电路的响应速度慢d(边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7(电路如下图(图中为下降沿Jk触发器),触发器当前状态QQQ为“011”,请问时钟作用下,触发321器下一状态为()a(“110”b(“100”c(“010”d(“000”8、下列描述不正确的是()a(时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。b(寄存器只能存储小量数据,存储器可存储大量数据。c(主从JK触发器主触发器具有一次翻转性d(上面描述至少有一个不正确9(下列描述不正确的是()a(EEPROM具有数据长期保存的功能且比EPROM使用方便b(集成二—十进制计数器和集成二进制计数器均可方便扩展。c(将移位寄存器首尾相连可构成环形计数器d(上面描述至少有一个不正确二(判断题(10分)1(TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2(三态门输出为高阻时,其输出线上电压为高电平()3(超前进位加法器比串行进位加法器速度慢()4(译码器哪个输出信号有效取决于译码器的地址输入信号()5(五进制计数器的有效状态为五个()6(施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。()7(当时序逻辑电路存在无效循环时该电路不能自启动()8(RS触发器、JK触发器均具有状态翻转功能()9(D/A的含义是模数转换()10(构成一个7进制计数器需要3个触发器()+5V三(计算题(5分)如图所示电路在V,0.3V和V,5V时输出电压V分别为多ii03k少,三极管分别工作于什么区(放大区、截止区、饱和区)。0V10kiV四( 分析 定性数据统计分析pdf销售业绩分析模板建筑结构震害分析销售进度分析表京东商城竞争战略分析 题(24分)1(分析如图所示电路的逻辑功能,写出Y、Y的逻辑函数式,12列出真值 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf ,指出电路能完成什么逻辑功能。GND2(分析下面的电路并回答问题(1)写出电路激励方程、状态方程、输出方程(2)画出电路的有效状态图(3)当X=1时,该电路具有什么逻辑功能五(应用题(43分)1(用卡诺图化简以下逻辑函数?Y,ABC,ABD,ACD,C,D,ABC,ACD,,Y,CDA,B,ABC,A,CD?,给定约束条件为AB,CD,02(有一水箱,由大、小两台水泵M和M供水,如图所示。水箱中设置了3个水位检测元件A、B、LSC。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C点时水泵停止工作;水位低于C点而高于B点时M单独工作;水位低于B点而高于A点时SM单独工作;水位低于A点时M和M同时工作。试用74LS138加上适当的逻辑门电路控制两台水泵LLS的运行。74LS138的逻辑功能表输入输出YSAAAYYYYYS,SYY121010356723240XXXX11111111X1XXX11111111100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111103(74LS161逻辑符号及功能表如下1)假定161当(74LS161功能表前状态QQQQ为3210QQQQCTCTCPDDDDLDCR0123PT0123“0101”“DDDD”01230××××××××0000为“全1”,=0,请LD10××?dddddddd01230123画出在两个CP?作用1111?××××正常计数下的状态转换关系,保持(但C=0)11×0×××××(2)请用复位法1101×××××保持 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 一个六进制记数器(可附加必要的门电路)4(分析右面的电路并回答问题(1)该电路为单稳态触发器还是无稳态触发器,(2)当R=1k、C=20uF时,请计算电路的相关参数(对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期)。一(选择题(18分)1(c2(c3(c4(c5(b6(A7(B8(A9(B二(判断题(10分)1((?)2((×)3((×)4((?)5((?)6((?)7((?)8((×)9((×)10((?)三(计算题Vo,5V解:(1)时,三极管截止,工作在截止区,;Vi,0.3VV,V,0V(2)V,5V时,三极管导通,工作在饱和区,oce(max)i四、分析题1(?Y,A,D?Y,B,AD,AC2、n+1n+1QQ(1)Q=XQQ=Y=XQQ1221122(2)(3)当X=1时,该电路为三进制计数器五:应用题1(解:(1)由图可以写出表达式:Y1,A,B,CY2,AB,AC,BC(2)真值表如下:ABCABACBCY2Y1B,C000000000001000101010000101011001010100000001101010110110100110111111011(3)判断逻辑功能:Y2Y1表示输入‘1’的个数。2(解:(1)输入A、B、C按题中设定,并设输出M,1时,开小水泵LM,0时,关小水泵LM,1时,开大水泵SM,1时,关大水泵;S(2)根据题意列出真值表:ABCMMLS0000000101010××01110100××101××110××11111(3)由真值表化简整理得到:M,B,ABC,ABC,ABC,ABCLM,m,m,m,m,m,m,m,mL23672367M,A,BC,ABC,ABC,ABC,ABC,ABCSM,m,m,m,m,m,m,m,m,m,mS1456714567(4)令A=A,B=B,C=C,画出电路图:(1)“0101”“1111”“1111”(2)“0110”时复位4、(1)单稳态(2)20mS一(选择题(18分)1(下列说法正确的是()a.2个OC结构与非门线与得到与或非门。b.与门不能做成集电集开路输出结构c.或门不能做成集电集开路输出结构d.或非门不能做成集电集开路输出结构2(下列说法正确的是()a.利用三态门电路只可单向传输b(三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.三态门是普通电路的基础上附加控制电路而构成。d.利用三态门电路可实现双向传输3(TTL反相器输入为低电平时其静态输入电流约为()a(,100mAb(,5mAc(,1mAd(,500mA4(下列等式不正确的是()a.=++ABABCCb.(A+B)(A+C)=A+BCc.A()=A+BA,Bd.AB+C+BC=AB+CAA5(下列等式正确的是()a.A+AB+B=A+Bb.AB+A=A+BBc.A()=A+d.A=ABBBCA,B,C6(下列描述不正确的是()a(D触发器具有两个有效状态,当Q=0时触发器处于0态b(移位寄存器除具有数据寄存功能外还可构成计数器c(主从JK触发器的主触发器具有一次翻转性d(边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7(电路如下图(图中为下降沿Jk触发器),触发器当前状态QQQ为“110”,请问时钟作用下,触发321器下一状态为()图1a(“101”b(“010”c(“110”d(“111”8、下列描述不正确的是()a(译码器、数据选择器、EPROM均可用于实现组合逻辑函数。b(寄存器、存储器均可用于存储数据。c(将移位寄存器首尾相连可构成环形计数器d(上面描述至少有一个不正确9(下列描述不正确的是()a(EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便b(右图所示为由555定时器接成的多谐振荡器c(DAC的含义是数-模转换、ADC的含义是模数转换d(上面描述至少有一个不正确二(判断题(9分)1(两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()2(在优先编码器电路中允许同时输入2个以上的编码信号()3(利用三态门可以实现数据的双向传输。()4(有些OC门能直接驱动小型继电器。()5(构成一个5进制计数器需要5个触发器()6(RS触发器、JK触发器均具有状态翻转功能()7(当时序逻辑电路存在有效循环时该电路能自启动()8(施密特触发器电路具有两个稳态,而单稳态触发器电路只具有一个稳态()9(可用ADC将麦克风信号转换后送入计算机中处理时()三(计算题(8分)1、在图1的反相器电路中,Vcc=5V,VEE=-10V,Rc=2KΩ,R1=5.1KΩ,R2=20KΩ,三极管的电流放大系数β=30,饱和压降V=0.1V,输入的高低电平分别为V=5V、V=0V,计算输入高、低电平时对应的输出电平。CE(sat01H1LVCCRc(Vo)YR1A(Vi)TR2VEE图32(已知一个8位权电阻DAC输入的8位二进制数码用16进制表示为40H,参考电源U=-8V,取REFR2F转换比例系数为1。求转换后的模拟信号由电压UOR四(分析题(24分)1(用卡诺图法将下列函数化为最简与或式1)、Y=+B+++ABCABABC2)、Y(A,B,C,D)=,给定的约束条件为(m3,m5,m6,m7,m10),m+mm+m+m=001+2482(分析下面的电路并回答问题(触发器为TTL系列)图4(4)写出电路激励方程、状态方程、输出方程DD0(5)画出电路的有效状态图D116ZD2Y(6)该电路具有什么逻辑功能D3D4D5DD60五(应用题(41分)D7CA0BA1A1(分析图5所示电路,写出输出Z的逻辑函数式。并用卡洛图法化简A2为最简与或式。8选1数据选择器CC4512的功能表如下图5A2A1A0Y000D0001D1010D2011D3100D4101D5110D6111D7AY0BY1CY22(3---8译码器74LS138的真值表如下:Y3Y4Y5Y674LS138Y73---8译码器74LS138的真值表序输入输出号ABCY0Y3Y5Y6Y7Y1Y2Y4000001111111100010111111200111011111300111101111401011110111501011111011601111111101701111111110请利用3—8译码器和若干与或非门设计一个多输出的组合逻辑电路。输出的逻辑式为:+BC+ACZ1=AABCB+ACZ2=ABZ3=B++ABCABCC3(74LS161逻辑符号及功能表如下(1)假定161当74LS161功能表前状态QQQQ为3210QQQQCTCTCPDDDDLDCR0123PT0123“1101”请问在几个0××××××××0000CP?作用下,CO信号10××?dddddddd01230123将产生下降沿,1111?××××正常计数(2)请用置数法保持(但C=0)11×0×××××设计一个七进制记数1101×××××保持器(可附加必要的门电路)并画出状态图555定时器的功能表T状态输出URUUODI1I2D4(试分析上图所示电0导通××0路中输入信号U的作用并I2解释电路的工作原理1>>1U0导通UCCCC3321><1U1截止UCCCC3321<>1U保持保持UCCCC3321<<1U1截止UCCCC33答案一(1(a2(b3(c4(c5(a6(a7(D8(D9B二(判断题(9分)1(×2(?3(?4(?5(×6(×7(×8(?9(?三(计算题(8分)答:VI=0V,B-E为反电压,Ic=0,V0=VCC=5VVI=5V,B-E为正电压,导通后VBE=0.7V,计算得Ib=0.308mA>Ibs=(5-0.1)/(2*30)=0.082mA.饱和,V0=V=0.1V.CE(sat02(2V四(分析题(24分)1(用卡诺图法将下列函数化为最简与或式1)、Y=+B+++ABCABABCP41—13(3)Y=++++ABC=1ABCC2)、Y(A,B,C,D)=,给定的约束条件为(m3,m5,m6,m7,m10),m+mm+m+m=001+248P43-20(4)Y=+BDA2(3((1)3个CP?4(输入信号U=0电路不工作;输入信号U=1,多谐振荡器II五(应用题(41分)DD0D116ZD2YD3a)分析图2所示电路,写出输出Z的逻辑函数式。并用卡洛图法化简D4D5为最简与或式。DD60D7p182---14CA0B8选1数据选择器CC4512的功能表如下A1AA2图2A2A1A0Y000D0001D1010D2011D3100D4101D5110D6111D7答:A2=A,A1=B,A0=C.Z=D(+C+A+AC)+B+ABABABBBADCCCC=D+B+BBADCCb)利用3—8译码器和若干与或非门设计一个多输出的组合逻辑电路。输出的逻辑式为:P158Z1=A+BC+ACABCZ2=B+ACABZ3=B++ABCABCCAY0BY1CY2Y3Y4Y5Y674LS138Y7(图4)序输入输出号ABCY0Y3Y5Y6Y7Y1Y2Y4000001111111100010111111200111011111300111101111401011110111501011111011601111111101701111111110(3---8译码器74LS138的真值表)答:Z1=A+BC+AC=m3+m4+m5+m6ABCZ2=B+AC=m2+m3+m5ABZ3=B++ABC=m0+m2+m4+m7ABCCZ1AAY0BZ2BY1CCY2Y3Y4Y5Z3Y674LS138Y7一(选择题(16分1(已知,下列结果正确的是()Y,AB,B,AB,Aa(Y=Ab(Y=Bc(d(Y=1Y,B,A2(已知A=(10(44)(下标表示进制),下列结果正确的是()10a(A=(1010(1)b(A=(0A(8)216c(A=(12(4)d(A=(20(21)853(下列说法不正确的是()a(当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑b(三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c(OC门输出端直接连接可以实现正逻辑的线与运算d(集电极开路的门称为OC门4(以下错误的是()a(数字比较器可以比较数字大小b(半加器可实现两个一位二进制数相加c(编码器可分为普通全加器和优先编码器d(上面描述至少有一个不正确5(下列描述不正确的是()a(触发器具有两种状态,当Q=1时触发器处于1态b(时序电路必然存在状态循环c(异步时序电路的响应速度要比同步时序电路的响应速度慢d(主从JK触发器具有一次变化现象6(电路如下图(图中为上升沿Jk触发器),触发器当前状态QQQ为“100”,请问在时钟作用下,触321发器下一状态(QQQ)为()321a(“101”b(“100”c(“011”d(“000”7(电路如下图,已知电路的当前状态QQQQ为“1100”,74LS191具有异步置数的逻辑功能,请问在3210时钟作用下,电路的下一状态(QQQQ)为()321074LS191功能表QQQQCTU/D0123LDCPDDDD01230×××dddddddd01230123100?××××加法计数a(“1100”b(“1011”101?××××减法计数c(“1101”d(“0000”11××××××保持8(下列描述不正确的是()a(EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便b(DAC的含义是数-模转换、ADC的含义是模数转换c(积分型单稳触发器电路只有一个状态d(上面描述至少有一个不正确二(判断题(9分)1(TTL输出端为低电平时带拉电流的能力为5mA()2(TTL、CMOS门中未使用的输入端均可悬空()3(当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。()4(将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。()5(设计一个3进制计数器可用2个触发器实现()6(移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n的计数器。所以又称为移存型计数器()7(判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现()8(施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态()9(DRAM需要定期刷新,因此,在微型计算机中不如SRAM应用广泛()三(计算题(8分)1、在如图所示电路中,U=5V,U=9V,R=5.1kΩ,R=15kΩ,R=1kΩ,β=40,请计算U分别为5V,ccBB12cI0.3V时输出U的大小,。OR2F2(已知一个8位权电阻DAC系统的参考电源U=-16V,转换比例系数为1。当输入最大时REFR输出近似为16V,请求当8位二进制输入数码用16进制表示为30H时的模拟信号输出电压UO四(分析题(24分)1(分析下面的电路并回答问题(1)写出Y1、Y3、Y的输出表达式(2)列出输出Y的真值表(3)说明电路的逻辑功能2(分析下面的电路并回答问题(触发器为TTL系列)(分析时请考虑异步复位信号的作用)(7)写出电路激励方程、状态方程、输出方程(8)画出电路的有效状态图该电路具有什么逻辑功能并说明能否自启动五(应用题(43分)1(请用74LS138设计一个三变量的多数表决电路。具体要求如下:(1)输入变量A、B、C为高电平时表示赞同提案(2)当有多数赞同票时提案通过,输出高电平74LS138的逻辑功能及引脚图如下:74LS138译码器真值表S,S12S输出AAA210T全1××××0全1×1×××,其Y,0010000余为1,其Y,miim10i余为12(请用卡诺图化简下面的逻辑函数给定约束条件为:AB+CD=0Y,(A,B)CD,ABC,ACD3(74LS161逻辑符号及功能表如下74LS161功能表(1)若161当前状态QQQQQCTCTCPDDDDLD3CR0123PT0123QQQ为0111,DDD0××××××××0000210012D为“全1”,=0并保LD10××?dddddddd301230123持,请画出在两个CP?作1111?××××正常计数用下的状态转换关系,保持(但C=0)11×0×××××(2)请用清零法设计一1101×××××保持个八进制记数器(可附加必要的门电路)4(请用555定时器实现一个单稳态触发电路(暂态时间为1S),555定时器功能表及引脚图如下:555定时器的功能表一((本大题8小题每小题2分共16分)1D2D3A4C5A6C7D8C二((本大题9小题每小题1分共9分)1(×2(×3(×4(?5(×6(?7(×8(?9(×三(本大题2小题每小题4分共8分)1结果正确1分,步骤正确3分,参考结果如下:U=5V,U?0.3VIOU=0.3V,U?5VIO2结果正确1分,步骤正确3分,参考结果如下:U=3VO真值表四(本大题2小题每小题12分共24分)ABCYY,YYY,AABC,BABC,CABC1((1)(4分)23400000011(2)真值表见右表,利用摩根定理变换过程如下(5分):01010111Y,AABC,BABC,CABC1001,AABC,BABC,CABC1011,ABC,BAC,CAB11011110,A(B,C),B(A,C),C(A,B),AB,AC,BC仿真波形如下(3)结论(3分)由真值表及仿真波形可看出,当电路输入端A、B、C不完全相同时,电路输出Y为“1”;否则,输出Y为“0”。该电路又称为三变量不一致电路。nnnnnn=1K=1;;2((1)JJ,11K,QQJ,QK,QQQ2213312211nnnnnnnnn,1n,1;Y,Q3,,,QQQQQQQ,Q,Q121212112n,1nnnnnnnn复位:(5分),,QQQQQQQ,RQQD312312332(2)(4分)(3)可以自启动的六进制加法计数器(3分)真值表ABCY五(应用题(43分)000000101((1)逻辑抽象,求出真值表,有:0100(2)变换0111令74LS1383线-8线译码器的地址端分别为A=A、A=B、A=C,2101000则10111101Y,m,m,m,m,mmmm111135673567(3)画出电路如下2(Y,B,AD,AC3((1)0111?1111?1111(2)电路如右4(电路如右,参考参数如下:R=230kC=4uF一.选择题.(每题2分,共20分.每小题只有一个答案)1)8421BCD码100100110100对应的十进制数是:(*知识点:BCD码)(A)2356(B)934(C)4712(D)23552)n个变量可组成多少个最小项?(*知识点:最小项)nn(A)n(B)2n(C)2(D)2-13)已知函数F的卡诺图如图1-1,试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间,由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器?(**知识点:主从结构触发器的动作特点)(A)TTL主从(B)边沿(C)维持阻塞(D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM,需要多少片256×1的RAM?(**知识点:RAM的扩展)(A)16(B)4(C)8(D)127)欲得到一个频率高度稳定的矩形波,应采用什么电路(*知识点:石英晶体多谐振荡器)(A)计数器(B)单稳态触发器(C)施密特触发器(D)石英晶体多谐振荡器8)若将一个频率为10KH的矩形波变换成一个1KH的矩形波,应采用什么电路?(**知识点:计数器的ZZ分频功能)(A)T'触发器(B)十进制计数器(C)环形计数器(D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为0.02V,当输入代码为01001100时,输出电压V为多少伏?O(**知识点:D/A转换器)(A)0.76V(B)3.04V(C)1.40V(D)1.52V10)对于TTL门电路来说,下列各图哪个是正确的?(***知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1,设Q0=Q1=Q2=0(10分)(**知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.2.由555定时器构成的单稳态电路如图2-2,试回答下列问题(15分)(****知识点:555定时器)(1)该电路的暂稳态持续时间two=?(2)根据two的值确定图2-2中,哪个适合作为电路的输入触发信号,并画出与其相应的V和V波形.CO555定时器功能表4脚6脚2脚3脚7脚0××0导通>1/3V0导通1>2/3VCCCC1<2/3V>1/3V不变不变CCCC1<2/3V<1/3V1截止CCCC1>2/3V<1/3V1截止CCCC三.设计题:1.已知函数,试用以下几种组件实现电路(15分)(***知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.2。试用JK触发器设计一个同步时序逻辑电路,其状态转换表如表3-1.要求画出卡诺图,求状态方程、驱动方程、画出逻辑电路图.(15分)(****知识点:同步时序电路的设计)表3-1XnnQ2Q101n+1n+1Q2Q1000111010010100100110001一.选择题.(每题2分,共20分.每小题只有一个答案)题号12345678910答案BCCABADBDB二(1.(1)(2)右移移位寄存器2.(1)two=1.1RC=36.3μs(2)Vi2适合作为单稳态电路的输入触发脉冲三.设计题1.(1)令A2=AA1=BA0=C,则D7=D6=D5=D3=1,D4=D2=D1=D0=0(2)卡诺图2.:状态方程:驱动方程:逻辑电路图:一、填空题(每空1分,共20分)1、与非门的逻辑功能为。2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。3、三态门的“三态”指,和。4、逻辑代数的三个重要规则是、、。5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。。二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。A、Y=A+B;B、Y=AB;C、Y=;D、Y=ABA,B4、十二进制加法计数器需要()个触发器构成。A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。A、F=AB+;B、F=AB+C;CC、F=;D、F=A+BCAB,C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m+m+mB、F=m+m+m236237C、F=m+m+mD、F=m+m+m3673477、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,,比0大。()2、对于MOS门电路多余端可以悬空。()3、计数器的模是指对输入的计数脉冲的个数。()4、JK触发器的输入端J悬空,则相当于J=0。()5、时序电路的输出状态仅与此刻输入变量有关。()6、RS触发器的输出状态Q与原输出状态Q无关。()N+1N7、JK触发器的J=K=1变成T触发器。()8、各种功能触发器之间可以相互转换。()9、优先编码只对优先级别高的信息进行编码。()10、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。()四、数制转化(每题2分,共10分):1、(11110.11)=()2102、(100011.011)=()=()28163、(374.51)=()108421BCD五、逻辑函数化简(每题5分,共10分):1、用公式法化简逻辑函数F=A(B+)+A(B+C)+BCDE+B(D+E)FCC2、用卡诺图法化简逻辑函数F=?m(1,3,8,9,10,11,14,15)六、分析电路:(每题10分,共20分)1.八路数据选择器构成的电路如图所示,A2、A1、A0为数据输入端,根据图中对D0~D7的设置,写出该电路所实现函数Y的表达式。2.如图所示为利用74LS161的同步置数功能构成的计数器分析(1)当DDDD=0000时为几进制计数器,3210(2)当DDDD=0001时为几进制计数器,3210七、设计电路(共10分)为提高报警信号的可靠性,在有关部位安置了3个同类型的危险报警器,只有当3个危险报警器中至少有两个指示危险时,才实现关机操作。试画出具有该功能的逻辑电路。一、填空题1.全1出0,有0出12.时间、幅值、1、03.高电平,低电平,高阻状态4.代入规则对偶规则反演规则5.石英晶体暂稳态6.高低7.采样保持量化编码二、选择题1.C2.D3.DA4.C5.A6.C7.A8.A三、判断题1.×2.×3.×4.×5.×6.×7.×8.?9.×10.×四、数制转化:1、(11110.11)=(30.75)2102、(100011.011)=(143.3)=(63.6)28163、(374.51)=(1101110100.01010001)108421BCD五、逻辑函数化简1、F=BC+A+ABC一、填空(每空1分,计20分)1、触发器有个稳态,存储8位二进制信息要个触发器。2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触发方式为式或式的触发器不会出现这种现象。3、常见的脉冲产生电路有,常见的脉冲整形电路有、。4、数字电路按照是否有记忆功能通常可分为两类:、。5、TTL与非门电压传输特性曲线分为区、区、区、区。。6、寄存器按照功能不同可分为两类:寄存器和寄存器。7、逻辑代数的三个重要规则是、、。8、逻辑函数F==AB,AB,AB,AB二、判断题:(每题1分,共10分)1、逻辑变量的取值,,比,大。()//2、一个存储单元可存1位2进制数。()3、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。()4、对MOS门电路多余端不可以悬空。()5、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()6、JK触发器的输入端J悬空,相当于J=1。()7、时序电路的输出状态仅与此刻输入变量有关。()//8、三态门的三种状态分别为:高电平、低电平、不高不低的电压。()//9、与非门的逻辑功能是:有0出1,全1出0。()10、施密特触发器能作为幅值鉴别器。()三、选择题(每题1分,共10分)1、对于MOS门电路,多余端不允许A、悬空B、与有用端并联C、接电源D、接低电平2、一个8选1多路选择器,输入地址有,16选1多路选择器输入地址有。A、2位B、3位C、4位D、8位3.同步计数器和异步计数器比较,同步计数器的显著优点是。AA.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。4.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。A.4B.5C.9D.205.下列逻辑电路中为时序逻辑电路的是。A.变量译码器B.加法器C.数码寄存器D.数据选择器C6、下列逻辑函数表达式中与F=A+B功能相同的是BAA、B、C、D、A,BA,BA,BA,B7、施密特触发器常用于A、脉冲整形与变换B、定时、延时C、计数D、寄存8、单稳态触发器的输出状态有A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态9.一位8421BCD码计数器至少需要个触发器。BA.3B.4C.5D.10四、逻辑函数化简(10分)1、用公式法化简下列函数F=A(B+)+(+C)+BCDE+(D+E)FABBCC2、用卡诺图法化简下列函数F=?m(0,1,2,3,4,6,7,8,9,10,11,14)五、画波形图(每题5分,共10分)1、如图(a)所示逻辑电路,已知CP为连续脉冲,如图(b)所示,试画出Q1,Q2的波形。2、已知各逻辑门输入A、B和输出F的波形如下图所示写出F的逻辑表达式并画出逻辑电路。六、综合设计题(每题10分,共20分)1、设计一个故障显示电路,要求:(1)两台电机同时工作时F1灯亮(2)两台电机都有故障时F2灯亮(3)其中一台电机有故障时F3灯亮。2、试分析下图为几进制计数器七、数制转换(10分)(1)、(11110.110)=()=()2108(2)、(10010011)=()8421BCD10(3)、(45.378)=()102八、图(a)是555定时器构成的单稳态电路。,已知:R=3.9k,C=1,F,vi和vc的波形见图(b)。1.对应画出vo的波形。2.估算脉宽Tw的数值。一、填空题1.282.空翻主从式边沿式3.多谐振荡器单稳态触发器施密特触发器4.组合逻辑电路时序逻辑电路5.饱和区转折区线性区截止区6、移位数码7、代入规则对偶规则反演规则8、0二、判断题:1.×2.?3.?4.?5.?6?7.×8.×9.?10.?三、选择题1.C2.D3.A4.A5.C6.B7.C8.D9.B10.C四、逻辑函数化简1.F=BC+A+ABC2.F=B++C+CADDA五、画波形图1、.2.(a)F=AB(b)F=A+B六、综合设计题1.真值表:ABF1F2F300010010011000111100逻辑表达式:F1=ABF2=ABF3=B+A=ABAB,nn2.输出方程:Y=QQ10nJ,QK驱动方程:J=1=K,1001011,nnnn状态方程:Q,JQ,KQ,Q0000001n,nnnnQ,JQ,KQ,Q,,Q1111110画状态转换表可得状态转换图如图所示。现态次态输出Ynnn,1n,1QQQQ101000010011001011011001电路为同步四进制计数器七、数制转换(10分)(1)、(11110.110)=(30.75)=(36.6)2108(2)、(10010011)=(93)8421BCD10(3)、(45.378)=(101101.011000001)102八、1.波形见下图2.Tw=1.1RC=4.29ms一、填空题(每小题1分,共计20分)1.常用的BCD码有、、、等。常用的可靠性代码有、等。2.逻辑函数的四种表示方法是、、、。3.TTL与非的V称为,V称为OFFONQ4、触发器有两个互补的输出端Q、,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。5、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进制代码。6、主从JK触发器的特性方程。7、施密特触发器是将变为矩形波输出。8、DAC是将的电路。二、选择题(每题1分,共10分)1.下面各图中输出为高电平的是.。2.在何种输入情况下,“与非”运算的结果是逻辑0。A(全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1A,(A,B)3.逻辑函数F==。A,BA.BB.AC.D.A,B4.为实现将JK触发器转换为D触发器,应使。A.J=D,K=B.K=D,J=C.J=K=DD.J=K=DDD5.边沿式D触发器是一种稳态电路。A.无B.单C.双D.多6.多谐振荡器可产生。A.正弦波B.矩形脉冲C.三角波D.锯齿波7.八路数据分配器,其地址输入端有个。A.1B.2C.3D.48.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。A.1B.2C.4D.89、一位8421BCD码计数器至少需要个触发器。A.3B.4C.5D.1010、一个16选1多路选择器输入地址有A、2位B、3位C、4位D、8位三、判断题(每题1分,共10分)1.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()2.格雷码具有任何相邻码只有一位码元不同的特性。()3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。()。4.三态门的三种状态分别为:高电平、低电平、不高不低的电压。()5.一般TTL门电路的输出端可以直接相连,实现线与。()n+1n6.D触发器的特性方程为Q=D,与Q无关,所以它没有记忆功能。()7.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。()8.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。()9.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。()10.编码与译码是互逆的过程。()四、化简题(每小题5分,共计10分)1、用代数法化简下列逻辑函数成为最简“与或”式F=AB+BD+DCE+AD2、用卡诺图化简下列逻辑函数成为最简“与或”式F(A,B,C,D)=Σm(0,1,4,9,12,13)+Σd(2,3,6,7,8,10、11、14)五、画波形图(每题5分,共10分)1.根据逻辑图,写出逻辑函数,并画出Y的波形。(10分)2.如图(a)所示逻辑电路,已知CP为连续脉冲,如图(b)所示,试画出Q1,Q2的波形。六、综合设计题(每题10分,共20分)1.用八选一选择器设计一个组合逻辑电路,起输出逻辑表达式为。Y=A+B+BAC2.用74LS161构成七进制计数器。74LS161功能表CRLDCTPCTTCPD0D1D2D3Q0Q1Q2Q3LXXXXXXXXLLLLHLXX?D0D1D2D3D0D1D2D3HHHH?XXXX计数HHLXXXXXX保持HHXLXXXXX保持七、数制转换(每空2分,共10分)(0.742)=()1.1022.(11001.01)=()2103.(6DE.C8)=()=()16284(10010011)=()8421NCD10八、用555定时器构成施密特触发器,若电源电压为5伏,试求V、V的值。T+T-(10分)一、填空题1.8421BCD码、2421BCD码、5421BCD码、余三码、格雷码、奇偶校验码2.逻辑表达式真值表逻辑图卡诺图3.关门电压开门电压QQ4.Q=1、=0Q=0、=1Qn,1nnQ,JQ,KQ5.146.7.三角波、正弦波等变化缓慢的波形8.二进制代码转换成相应模拟电压二、选择题1.C2.D3.A4.A5.C6.B7.C8.D9.B10.C三、判断题1.?2.?3.?4.×5.×6.×7.?8.×9.×10.?一、化简题1、F=A+DB2、F(A,B,C,D)=++ABDC五、画波形图1.Y=AB=AC2.六、综合设计题:1.Y=+B+BC+A+AC+ABABAABBCCCC2.利用74LS161的同步置数功能构成七进制计数器。七、数制转换1、(0.742)=(0.101111)1021、(11001.01)=(25.375)2103.(6DE.C8)=(11011011110.11001000)=(3336.62)=16284(10010011)=(93)8421NCD1022V八、V===3.34(V),5T+cc3311VV===1.67(V),5T-cc33一、填空题(每空1分,共20分)1.分析数字电路的主要工具是,数字电路又称作。2.逻辑代数的三个重要规则是、、。3.TTL与非门电压传输特性曲线分为区、区、区和区。4.常见的脉冲产生电路有,常见的脉冲整形电路有、。5.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。6.为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态。7.对于共阳接法的发光二极管数码显示器,应采用电平驱动的七段显示译码器。8.在进行A/D转换时,常按下面四个步骤进行,、、、。二、选择题(每题1分,共10分)1.当逻辑函数有n个变量时,共有个变量取值组合,2nA.nB.2nC.nD.2A,(A,B)2.逻辑函数F==。A,BA.BB.AC.D.A,B一位八进制数可以用()位二进制数来表示。3.A.2B.3C.,D.16以下电路中常用于总线应用的有。4.A.TSL门B.OC门C.漏极开路门D.CMOS与非门5.对于TTL与非门闲置输入端的处理,下列说法错误的是。A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联n+1n6.对于D触发器,欲使Q=Q,应使输入D=。A.0B.1C.QD.QN个触发器可以构成能寄存位二进制数码的寄存7.器。NA.N-1B.NC.N+1D.2石英晶体多谐振荡器的突出优点是。8.A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭若在编码器中有50个编码对象,则要求输出二进制代码位数9.为位。A.5B.6C.10D.50在下列逻辑电路中,不是组合逻辑电路的有。10.A.译码器B.编码器C.全加器D.寄存器三、判断题(每题1分,共10分)1.格雷码具有任何相邻码只有一位码元不同的特性。())。2.逻辑变量的取值,,比0大。(3(异或函数与同或函数在逻辑上互为反函数。()4.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。()5.石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。()6.数据选择器和数据分配器的功能正好相反,互为逆过程。()7.时序电路不含有记忆功能的器件。()8.计数器的模是指对输入的计数脉冲的个数。()9.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。()10.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。()四、化简(每题5分,共10分)1.用代数法化简函数:F=(A,B)CD,ACD,AC(A,D)2.用卡诺图化简函数:Y=A+BCD+BD+AB+BDCDC五、画波形图(每题5分,共10分)1.TTL边沿JK触发器的输入波形如图所示,画出Q端的波形。设触发器的初始状态为“0”。2.对应于图(a)、(b)所示的各种情况,分别画出输出Y的波形。六、综合设计题(每题10分,共20分)1.写出图中所示组合电路输出函数F的表达式,列出真值表,分析逻辑功能。2.分析下图时序电路的逻辑功能,写出电路驱动方程、状态方程,画出状态转换图。七、数制转换(每空2分,共10分)1.(11001011.101)=()=()=()2816102.(111000)=()8421BCD103.(45.378)=()102八、下图是555定时器构成的施密特触发器,已知电源电压VCC=12V,求:1.电路的VT+,VT-和?VT各为多少,(共10分)2.如果输入电压波形如图,试画出输出vo的波形。3.若控制端接至+6V,则电路的VT+,VT-和?VT各为多少,1.(11001011.101)=(313.5)=(CB.A)28162.(111000)=(38)8421BCD103.(45.378)=(101101.011000001)10222八、1.V===8(V)V,12T+cc3311V===4(V)V,12T-cc33=V--V=4(V),VTT+T-一、填空题(每空1分,共20分)1.三态门具有、、三种状态。2.施密特触发器和单稳态触发器是一种脉冲电路,多谐振荡器是一种脉冲电路。3.TTL或非门多于输入端的处理是。4.逻辑函数的四种表示方法是、、、。5.数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。6.触发器有个稳态,存储8位二进制信息要个触发器。7.(半导体数码显示器的内部接法有两种形式:共接法和共接法。8.数字电路按照是否有记忆功能通常可分为两类:、。二、选择题(每题1分,共10分)1.在555定时器组成的三种电路中,能自动产生周期为T=0.7(R+2R)C的脉冲信12)。号的电路是(A、多谐振荡器;B、单稳态触发器;C、施密特触发器;D、双稳态触发器2.有八个触发器的二进制计数器,它们最多有()种计数状态。A、8;B、16;C、256;D、643.在数字电路中,晶体管的工作状态为:()A、饱和;B、放大;C、饱和或放大;D、饱和或截止4.下列逻辑代数运算错误的是:()A、A+A=A;B、AA=1;C、AA=A;D、A+A=1,,5.以下各电路中,属于组合逻辑电路的是:()A、定时器;B、译码器;C、寄存器;D、计数器6.十二进制加法计数器需要()个触发器构成。A、8;B、16;C、4;D、37.下列函数中等于A的是:()A、A+1;B、A(A+B);C、A+B;D、A+AA8.逻辑函数Y=AB+AC+BC+BCDE化简结果为:()A、Y=AB+AC+BC;B、Y=AB+AC;C、Y=AB+BC;D、Y=A+B+C9.一位十六进制数可以用()位二进制数来表示。A.,B.,C.,D.1610(十进制数25用8421BCD码表示为()。A.10101B.00100101C.100101D.10101三、判断题(每题1分,共10分)1.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()。A2.Y=A的反函数是+B+C。()BC3.用二进制代码表示某一信息称为编码,反之,把二进制代码所表示的信息翻译出来称为译码。()4.五变量的逻辑函数有32个最小项。()5.D/A转换器是由采样保持、量化编码及部分构成。()6.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。()7.多谐振荡器的输出信号的周期与阻容元件的参数成正比。()8.编码与译码是互逆的过程。()9.异步时序电路的各级触发器类型不同。()10.计数器的模是指构成计数器的触发器的个数。()四、化简(每题5分,共10分)AC,ABC,BCC1.用代数法化简函数:F=+ABBADC2.用卡诺图化简函数:Y=A+BD+BC+BD五、画波形图(每题5分,共10分)1.在如图(a)所示的基本RS触发器电路中,输入波形如
本文档为【10套数字电路复习题&#40;带完整答案&#41;】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_841159
暂无简介~
格式:doc
大小:870KB
软件:Word
页数:63
分类:
上传时间:2017-11-15
浏览量:1395