首页 计算机组成原理题库集

计算机组成原理题库集

举报
开通vip

计算机组成原理题库集题库题目总数:293第一章单选题1、控制器、运算器和存储器合起来一般称为():I/O部件内存储器外存储器主机2、冯?诺依曼机工作方式的基本特点是():按地址访问并顺序执行指令精确结果处理存储器按内部地址访问自动工作3、输入、输出设备以及辅助存储器一般统称为():I/O系统外围设备外存储器执行部件4、计算机硬件能直接识别和执行的语言是():高级语言汇编语言机器语言符号语言判断题5、若某计算机字代表一条指令或指令的一部分,则称数据字。对错6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字。对错7、数字计算...

计算机组成原理题库集
题库题目总数:293第一章单选题1、控制器、运算器和存储器合起来一般称为():I/O部件内存储器外存储器主机2、冯?诺依曼机工作方式的基本特点是():按地址访问并顺序执行指令精确结果处理存储器按内部地址访问自动工作3、输入、输出设备以及辅助存储器一般统称为():I/O系统外围设备外存储器执行部件4、计算机硬件能直接识别和执行的语言是():高级语言汇编语言机器语言符号语言判断题5、若某计算机字代表一条指令或指令的一部分,则称数据字。对错6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字。对错7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。对错8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。对错填空题9、系统软件包括:服务程序、语言程序、、数据库管理系统。10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是、、、和。11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由、、、和等组成,在每一级上都可以进行。12、计算机的软件一般分为和两大部分。13、计算机的硬件基本组成包括、、、和五个部分。简答题14、什么是存储容量?什么是单元地址?15、什么是外存?简述其功能。16、什么是内存?简述其功能。17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据?18、什么是适配器?简述其功能。19、什么是CPU?简述其功能。20、冯诺依曼体系结构要点第二章单选题1、下列数中最小的数为():101001B52Q29D233H2、一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是():-127-32-125-33、若某数x的真值为,在计算机中该数表示为,则该数所用的编码方法是()码:原补反移4、某数在计算机中用8421BCD码表示为011110001001,其真值是:789D789H1887DB5、float型数据通常用IEEE754单精度浮点数 格式 pdf格式笔记格式下载页码格式下载公文格式下载简报格式下载 表示.若编译器将float型变量x分配在一个32位浮点寄存器FR!中,且x=,则FR1的内容是()C1040000HC2420000HC1840000HC1C20000H6、不属于ALU的部件有()加法器或乘法器移位器逻辑运算部件指令寄存器7、处理器中的ALU采用()来实现时序电路组合逻辑电路控制电路模拟电路8、当且仅当()发生时,称为浮点数溢出(上溢)阶码上溢尾数上溢尾数与阶码同时上溢尾数或阶码上溢9、某浮点数采用IEEE754单精度格式表示为C5100000H,则该数的值是()(注:选项中[]内的值为上标)*2[10]*2[11]*2[10]*2[11]10、在C程序中,int类型的变量x的值为-1088。程序执行时,x先被存放在16位的寄存器R1中,然后被算术右移4位。则此时R1中的内容以16进制表示是()FBC0HFFBCH0FBCH87BCH11、补码表示的8位二进制定点小数所能表示数值的范围是()~~~~12、下列数中最大的是()B125O(BCD码)55H13、某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为:+(1-2-32)+(1-2-31)2-322-3114、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:阶符与数符相同为规格化数阶符与数符相异为规格化数数符与尾数小数点后第一位数字相异为规格化数数符与尾数小数点后第一位数字相同为规格化数15、算术/逻辑运算单元74181ALU可完成:16种算术运算功能16种逻辑运算功能16种算??运算功能和16种逻辑运算功能4位乘法运算和除法运算功能判断题16、ASCII码即美国国家信息交换 标准 excel标准偏差excel标准偏差函数exl标准差函数国标检验抽样标准表免费下载红头文件格式标准下载 代码。标准ASCII码占9位二进制位,共表示512种字符。对错17、引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围。对错18、机器码是信息在计算机中的二进制表示形式。对错填空题19、设有七位二进制信息码0110101,则低位增设偶校验码后的代码为。20、两个BCD码相加,当结果大于9时,修正的方法是将结果,并产生进位输出。21、浮点运算器由和组成,它们都是运算器。只要求能执行运算,而要求能进行运算。22、现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有、和三种形式。23、提高加法器运算速度的关键是。先行进位的含义是。24、对阶时,使阶向阶看齐,使阶的尾数向移位,每移一位,其阶码加一,直到两数的阶码相等为止。25、在进行浮点加法运算时,需要完成为、、、、和等步骤。26、按IEEE754 规范 编程规范下载gsp规范下载钢格栅规范下载警徽规范下载建设厅规范下载 ,一个浮点数由、、三个域组成,其中的值等于指数的加上一个固定。27、移码表示法主要用于表示数的阶码E,以利于比较两个数指数的大小和操作。28、(26H或63H)异或135O的值为。29、为了提高运算器的速度,可以采用进位、乘除法、流水线等并行措施。30、设机器数字长为8位(含1符号位),若机器数为81H(十六进制),当它分别代表原码、补码、反码和移码时,等价的十进制整数分别为、、和 计算题 一年级下册数学竖式计算题下载二年级余数竖式计算题 下载乘法计算题下载化工原理计算题下载三年级竖式计算题下载 31、X的补码为:,用负权的概念计算X的真值。32、已知A=2[-101]×,B=2[-100]×,按浮点运算方法计算A+B.(方括号内是阶码)33、设浮点数字长16位,其中阶码4位(含1位阶符),尾数12位(含1位数符),将51/128转换成二进制规格化浮点数(要求阶码采用移码,尾数采用补码,二进制表示)。并给出此浮点数格式的规格数表示范围。34、设阶为5位(包括2位阶符),尾数为8位(包括2位数符),阶码、尾数均用补码表示,完成下列取值的[X+Y],[X-Y]运算:(1)X=2-011×Y=2-010×35、已知X和Y,用变形补码计算X-Y,同时指出运算结果是否溢出。(1)X=Y=(2)X=Y=(3)X=Y=36、已知X和Y,用变形补码计算X+Y,同时指出运算结果是否溢出。(1)X=Y=(2)X=Y=(3)X=Y=37、写出十进制数-5的IEEE754编码。简答题38、某加法器进位链小组信号为C4C3C2C1,低位来的信号为C0,请分别按下述两种方式写出C4C3C2C1的逻辑表达式。(1)串行进位方式(2)并行进位方式39、什么是奇偶校验码?40、简述计算机中采用二进制代码的优点。第三章单选题1、下面说法正确的是半导体RAM信息可读可写,且断电后仍能保持记忆半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失2、存储单元是指:存放一个二进制信息位的存储元存放一个机器字的所有存储元集合存放一个字节的所有存储元集合存放两个字节的所有存储元集合3、采用虚拟存储器的主要目的是提高主存储器的存取速度扩大存储器空间,并能进行自动管理提高外存储器的存取速度扩大外存储器的存储空间4、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为:64,1616,6464,816,165、计算机系统中的存贮器系统是指:RAM存贮器ROM存贮器主存贮器内存贮器和外存贮器6、交叉存储器实质上是一种()存储器,它能执行独立的读写操作多模块,并行多模块,串行整体式,并行整体式,串行7、相联存储器是按()进行寻址的存储器地址指定方式堆栈存取方式内容指定方式地址指定与堆栈存取方式结合8、在主存和CPU之间增加cache的目的是增加内存容量提高内存的可靠性解决CPU与内存之间的速度匹配问题增加内存容量,同时加快存取速度9、存储周期是指存储器的读出时间存储器进行连续读和写操作所允许的最短时间间隔存储器的写入时间存储器进行连续写操作所允许的最短时间间隔判断题10、存储元存储八位二进制信息,是计算机存储信息的最小单位。对错11、存储器带宽指单位时间里存储器所存取的信息量,是衡量数据传输的重要指标。常用单位有:位/秒或字节/秒。对错12、Cache主要强调大的存储容量,以满足计算机的大容量存储要求。对错13、外存(辅存)主要强调快速存取,以便使存取速度与CPU速度相匹配。对错14、计算机存储器功能是记忆以二进制形式表示的数据和程序。对错填空题15、DRAM存储器的刷新一般有、和三种方式,之所以刷新是因为。16、虚拟存储器只是一个容量非常大的存储器模型,不是任何实际的存储器,按照主存-外存层次的信息传送单位不同,虚拟存储器有式、式和式三类。17、虚拟存储器指的是层次,它给用户提供了一个比实际空间大得多的空间。18、主存与CACHE的地址映射有、、三种方式。19、双端口存储器和多模块交叉存储器属于存储器结构,前者采用技术,后者采用技术。20、CPU能直接访问由和,但不能直接访问。21、存储器的技术指标主要有、、和。22、对存储器的要求是,,,为了解决这三方面的矛盾,计算机采用和体系结构。计算题23、CPU执行一段程序时,CACHE完成存取的次数为5000次,主存完成存取的次数为200次。已知CACHE存取周期为40ns,主存存取周期为160ns。分别求CACHE的命中率H、平均访问时间Ta和CACHE主-存系统的访问效率e。24、已知cache/主存的效率是存取周期和cache的命中率。85%,平均访问时间为60ns,cache比主存快4倍,求主存的25、设某RAM芯片,其存储容量为16K×8位,问:1)该芯片引出线的最小数目应该是多少?2)存储器芯片的地址范围是多少?26、有一个16K×16的存储器,用1K×4的DRAM芯片(内部结构为64×16)构成,设读/写周期为,问:1)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少?2)如采用集中刷新方式,存储器刷新一遍最少用多少读/写周期?死时间率多少?27、设存储器容量为32M字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织。若存储周期T=200ns,数据总线宽度为64位,总线传送周期t=50ns。问:顺序存储器和交叉存储器的平均存取时间、带宽各是多少?28、某磁盘组共有4个记录面,每毫米5道,每道记录信息为12288B,最小磁道直径为230毫米,共有275道,磁盘转速为3000转/分。(1)最低位密度是多少?(2)数据传输率是多少?(3)平均等待时间是多少?29、某磁盘组有5个记录面,每个记录面的内磁道直径为22cm,外磁道直径为33cm,最大位密度为1600bit/cm,道密度为80道/cm,转速为3600转/分。1)计算每条磁道的容量;2)计算磁盘的数据传输率;3)计算平均等待时间。简答题30、说出至少三种加速CPU和存储器之间有效传输的措施。31、存储保护主要包括哪几个方面?32、计算机存储系统分为哪几个层次?应用题33、主存容量为4MB,虚存容量为1GB,则虚存地址和物理地址各为多少位?如页面大小为4KB,则页表长度是多少?34、CPU执行一段程序时,cache完成存取的次数为2420次,主存完成存取的次数为80次,已知cache存储周期为40ns,主存存储周期为240ns,求cache/主存系统的效率和平均访问时间。35、某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域。现在再用一个RAM芯片(8K×8)形成40K×16位的RAM区域,起始地址为6000H,假定RAM芯片有/CS和/WE信号控制端。CPU的地址总线为A15-A0,数据总线为D15-D0,控制信号为R/W(读/写),/MREQ(访存),要求:(1)画出地址译码 方案 气瓶 现场处置方案 .pdf气瓶 现场处置方案 .doc见习基地管理方案.doc关于群访事件的化解方案建筑工地扬尘治理专项方案下载 。(2)将ROM与RAM同CPU连接。36、用16K×8位的DRAM芯片组成64K×32位存储器,画出该存储器的组成逻辑框图。37、某机字长8位,用4K*8位的RAM芯片和2K*8位的ROM芯片设计一个容量为16K字的存储器,其中RAM为高8K字,ROM为低2K字,最低地址为0。1)地址线和数据线各为多少根?2)各种芯片的数量是多少?3)请画出存储器结构图及与CPU的连接图。38、下图为某16位机的主存空间构成示意图,其中RAM为8K*16的随机存储器,ROM位8K*16位的只读存储器。仔细分析该图,并按要求答题。1)该存储器最大空间有多少?已经构成的空间有多少?2)图中构成的地址空间分布是怎样的?画出地址空间分布图。39、某8位机地址16位,用8K*8位的ROM芯片和8K*8位的ram芯片组成存储器,按字节编址,其中RAM的地址为0000H~5FFFH,ROM的地址为6000H~9FFFH。要求:(1)画出存储器空间分布图,并确定需要的RAM以及RAM芯片数量;(2)画出此存储器组成结构图及与CPU的连接图。第四章单选题1、用某个寄存器的值做操作数地址的寻址方式称为()寻址。直接间接寄存器寄存器间接2、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP所指示的栈顶单元,如果进栈的操作是:(A)-〉MSP,(SP)-1-〉SP,那么出栈的操作应为:(MSP)-〉A,(SP)+1-〉SP(SP)+1-〉SP,(MSP)-〉A(SP)-1-〉SP,(MSP)-〉A(MSP)-〉A,(SP)-1-〉SP3、变址寻址方式中,操作数的有效地址等于:基值寄存器内容加上形式地址(位移量)堆栈指示器内容加上形式地址(位移量)变址寄存器内容加上形式地址(位移量)程序记数器内容加上形式地址(位移量)4、从以下有关RISC的描述中,选择最合适的答案。采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。为了实现兼容,新设计的RISC??是从原来CISC系统的指令系统中挑选一部分实现的。RISC的主要目标是减少指令数,提高指令执行效率。RISC设有乘、除法指令和浮点运算指令。5、指令系统中采用不寻址方式的目的主要是()实现存储程序和程序控制缩短指令长度,扩大寻址空间,提高编程灵活性可以直接访问外存提供扩展操作码的可能并降低指令译码难度6、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采()堆栈寻址方式立即寻址方式隐含寻址方式间接寻址方式7、寄存器间接寻址方式中,操作数处在()通用寄存器堆栈主存储器程序计数器8、指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式,可以实现()堆栈寻址程序的条件转移程序的无条件转移程序的条件转移或无条件转移判断题9、引入操作数寻址方式目的有:缩短指令长度、扩大寻址范围、提高编程灵活性等。对错10、指令系统指一台计算机中所有机器指令的集合,是表征计算机性能的重要因素。对错填空题11、一个较完善的指令系统应包含:类指令,类指令,类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指令等。12、根据操作数所在位置,指出其寻址方式(填空):(1)操作数在寄存器中,为寻址方式。(2)操作数地址在寄存器,为寻址方式。(3)操作数在指令中,为寻址方式。(4)操作数地址(主存)在指令中,为寻址方式(5)操作数的地址,为某一寄存器内容与位移量之和可以是、、寻址方式。13、指令寻址方式主要有(实现指令逐条顺序执行,PC+1->PC)和(实现程序转移)。14、从计算机指令系统的角度看当前的计算机指令系统结构分为两大类:、。15、地址码表示。以其数量为依据,可以将指令分为、和等几种。16、二地址指令中,操作数的物理位置有三种型式,分别是型、型和型。17、堆栈是一种特殊的寻址方式,它采用原理。按结构不同分为堆栈和堆栈。18、形成操作数地址的方式,称为方式。操作数可以放在寄存器、寄存器、和中。19、形成指令地址的方式,称为方式,有寻址和寻址两种。20、指令字长度分为、、三种形式。21、指令格式是指令用和表示的结构形式,指令格式由字段和两字段组成。22、指令系统是表征一台计算机的重要因素,它的和不仅直接影响到机器的硬件结构,也影响到。计算题23、设某计算机数据线、地址线均是8位,有一条相对寻址的无条件转移指令存于内存的20H单元中,指令给出的位移量D=00010101B,该指令占用2个字节,试计算:1)取该指令时PC的内容;2)该指令执行结束时PC的内容。简答题24、指令格式结构如下所示,试分析指令格式及寻址方式特点。3125223⋯201904OPI目标寄存器20位地址25、说明RISC指令系统的主要特点。26、一个比较完善的指令系统应该包括哪几类指令?应用题27、一种单地址指令格式如下所示,其中X,D组成该指令的操作数有效地址E。设I为间接特征,X为寻址模式,D为形式地址。I,R为变址寄存器,R1为基值寄存器,PC为程序计数器,请在下表中第一列位置填入适当的寻址方式名称。第五章单选题1、一般机器周期的时间是根据()来规定的。主存中读取一个指令字的时间主存中读取一个数据字的时间主存中写入一个数据字的时间主存中读取一个数据字的时间2、存放微程序的控制存储器称为:高速缓冲存储器控制存储器虚拟存储器主存储器3、以下叙述中正确描述的句子是:同一个CPU周期中,可以并行执行的微操作叫相容性微操作同一个CPU周期中,可以并行执行的微操作叫相交性微操作同一个CPU周期中,可以并行执行的微操作叫相斥性微操作同一个CPU周期中,可以并行执行的微操作叫排他性微操作4、计算机操作的最小时间单位是:时钟周期指令周期CPU周期微指令周期5、下列部件中不属于控制器的是:IR操作控制器PCPSW6、同步控制是:只适用于CPU控制的方式只适用于外围设备控制的方式由统一时序信号控制的方式所有指令执行时间都相同的方式7、在CPU中跟踪指令后继地址的寄存器是:MARPCIRPSW判断题8、指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。对错9、并发性指两个或两个以上事件在同一时间间隔内发生。对错10、硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢。对错11、微程序控制器的优点:规整性、灵活性、可维护性强。对错12、微操作是执行部件接受微命令后所进行的操作,是计算机硬件结构中最基本的操作。对错13、微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制信号序列的最小单位。对错14、时钟周期是CPU处理操作的最大时间单位。对错15、微程序控制器属于存储逻辑型,以微程序解释执行机器指令,采用存储逻辑技术实现。对错16、地址寄存器用于存放当前执行的指令码,供进行指令译码。对错17、程序计数器用于存放CPU正在执行的指令的地址。对错18、指令寄存器用于保存当前CPU所要访问的内存单元的地址。对错填空题19、请在括号内填入适当答案。在CPU中:(1)保存当前正在执行的指令的寄存器是;(2)保存当前正要执行的指令地址的寄存器是;(3)算术逻辑运算结果通常放在和。20、硬布线器的设计方法是:先画出流程图,再利用写出综合逻辑表达式,然后用等器件实现。21、微程序控制器由、、三大部分组成,其中是ROM存储器,用来存放。22、流水CPU中的主要问题是:相关、相关和相关。23、并行处理技术主要有三种形式:并行、并行和并行。24、微程序设计技术是利用方法设计的一门技术,具有规整性、、可维护性等一系列优点。25、微指令格式中,微指令的编码通常采用以下三种方式:、和。26、由于数据通路之间的结构关系,微操作可分为和两种。27、在程序执行过程中,控制器控制计算机的运行总是处于、分析指令和的循环当中???28、CPU从主存取出一条指令并执行该指令的时间叫,它常用若干个来表示,而后者又包含若干个。29、CPU的四个主要功能是、、和。30、目前的CPU包括、和CACHE。计算题31、在流水线浮点加法器中,假设有取指、译码、执行和回写四个过程段,每个过程段所需要的时间分别为:T1=60ns,T2=50ns,T3=90ns,T4=80ns,试计算该加法器的加速比是多少。简答题32、简述CPU基本功能33、简述什么是微指令?34、简述什么是微命令?35、简述什么是指令周期?36、简述什么是微程序控制器?37、解释机器指令和微指令的关系。38、计算机内有哪两股信息在流动?如何区分它们?应用题39、流水线中有三类数据相关冲突:写后读(RAW)相关;读后写(WAR)相关;写后写(WAW)相关。判断以下三组指令各存在哪种类型的数据相关。(1)I1LADR1,A;M(A)→R1,M(A)是存储器单元I2ADDR2,R1;(R2)+(R1)→R2I3ADDR3,R4;(R3)+(R4)→R3I4MULR4,R5;(R4)×(R5)→R4I5LADR6,B;M(B)→R6,M(B)是存储器单元I6MULR6,R7;(R6)×(R7)→R640、今有4级流水线分别完成取值、指令译码并取数、运算、送结果四步操作,今假设完成各步操作的时间依次为100ns,100ns,80ns,50ns。请问:1)流水线的操作周期应设计为多少?2)若相邻两条??令发生数据相关,而且在硬件上不采取措施,那么第二条指令要推迟多少时间进行。(3)如果在硬件设计上加以改进,至少需推迟多少时间?41、已知某机采用微程序控制方式,其控制存储器容量为:512×48(位)。微程序可在整个控制存储器中实现转移,可控制微程序转移的条件共指令地址采用断定方式。请问:4个,微指令采用水平型格式,后继微1)微指令中的三个字段分别应为多少位?2)画出围绕这种微指令格式的微程序控制器逻辑框图。42、某机有8条微指令I1-I8,每条微指令所包含的微命令控制信号如下表所示。43、假设某机器有80条指令,平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的。已知微指令长度为32位,请估算控制存储器容量。44、参见下图的数据通路,画出取数指令"LDA(R3),RO"的指令周期流程图,其含义是将(R3)为地址的主存单元的内容取至寄存器R0中,标出各微操作控制信号序列。45、参见下图的数据通路。画出存数指令"STAR1,(R2)"的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)为地址的主存单元中。标出各微操作信号序列。46、设运算器结构如下图所示,IR为指令寄存器,R1~R3是三个通用寄存器,其中任何一个都可以作为源寄存器或目标寄存器,A和B是三选一多路开关,通路的选择分别由AS0、AS1和BS0、BS1控制,S1、S2是ALU的操作性质控制器:当S1S2=00时,ALU输出B;=01时输出A+B;=10时输出A-B;=11时输出?B。另有三条机器指令:MOV(从源寄存器传送一个数到目标寄存器)、ADD(源寄存器内容于目标寄存器内容相加后送目标寄存器)和COM(源寄存器内容取反后送目标寄存器)。假设控存CM仅有16个单元,且只考虑运算器数据通路的控制,请设计微指令格式。47、流水线中有写后读、读后写和写后写三种数据相关冲突,试判断下面指令存在哪种类型的数据相关。I1:ADDR1,R2,R3;R2+R3->R1I2:SUBR4,R1,R5;R1-R5->R448、已知CPU结构如下图所示,其中包括一个累加器AC、一个状态寄存器和其他几个寄存器。各部分之间的连线表示数据通路,箭头表示信息传递方向。试完成以下工作:①写出图中四个寄存器A、B、C、D的名称和作用;②简述完成指令ADDY的数据通路(Y为存储单元地址,本指令功能为(AC)+(Y)→AC)。第六章单选题1、在集中式总线仲裁中,()方式对电路故障最敏感。菊花链方式独立请求方式分布式计数器定时查询方式2、计算机使用总线结构的主要优点是便于实现积木化,同时:减少了信息传输量提高了信息传输的速度减少了信息传输线的条数加重了CPU的工作量3、系统总线中地址线的功能是:选择主存单元地址选择进行信息传输的设备选择外存地址指定主存和I/O设备接口电路的地址4、采用串行接口进行7位ASCII码传送,带有1位奇校验位,l位起始位和1位停止位,当传输率为9600波特时,字符传送速率为:960873.13724805、同步通信之所以比异步通信具有较高的传输速率,是因为:同步通信不需要应答信号且总线长度比较短同步通信用一个公共的时钟信号进行同步同步通信中,各部件存取时间比较接近以上各项因素的综合结果6、在集中式总线仲裁中,()方式响应时间最快。链式查询独立请求计数器定时查询分布7、计算机系统的输入输出接口是()之间的交接界面。CPU与存储器存储器与外围设备主机与外围设备CPU与系统总线8、在计数器定时查询方式下,??每次计数从0开始,则()设备号小的优先级高设备号大的优先级高每个设备使用总线的机会相同以上都不对9、在集中式总线仲裁中,()方式相应最快。链式查询独立请求计数器定时查询不能确定10、系统总线是指()运算器、控制器、寄存器之间的连接部件运算器、寄存器、主存之间的连接部件运算器、寄存器、外围设备之间的连接部件CPU、主存、外围设备之间的连接部件判断题11、波特是信号传输速度的单位,波特率等于每秒内线路状态的改变次数。1200波特率即指信号能在1秒钟内改变1200次值。对错12、分时传送即指总线复用或是共享总线的部件分时使用总线。对错13、实现高速CPU与低速外设之间工作速度上的匹配和同步是计算机接口的主要功能之一。对错14、总线带宽是衡量总线性能的重要指标,它定义了总线本身所能达到的最高传输速率(但实际带宽会受到限制)。对错填空题15、在总线上,由一个主方向多个从方进行写操作称为;多个从方的数据在总线上完成AND或OR操作称为。16、单处理器系统中的总线可以分为三类,CPU内部连接各寄存器及运算部件之间的总线称为;中、低速I/O设备之间互相连接的总线称为;同一台计算机系统内的高速功能部件之间相互连接的总线称为。17、按照总线仲裁电路的位置不同,总线仲裁分为式仲裁和式仲裁。18、在单机系统中,三总线结构的计算机的总线系统由、和等组成。19、目前的CPU包括、和CACHE。20、在一个16位的总线系统中,若时钟频率是100MHz,总线的周期为5个时钟周期,则总线带宽是简答题21、简述常见的总线仲裁方式。22、简述波特率和比特率的区别。23、简述接口的典型功能。24、简述总线特性包括哪4个方面。应用题25、设某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于五个总线时钟周期,总线时钟频率为60MHz,求总线带宽等于多少?26、设在异步串行传输系统中,每秒可传输20个数据帧,一个数据帧包含一个起始位,7个数据位,一个奇校验位,一个结束位,试计算其波特率和比特率。27、某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ,求总线带宽是多少?28、用异步通信方式传送字符"A"和"8",数据有7位,偶校验1位。起始位1位,停止位l位,请分别画出波形图。第七章单选题1、计算机的外围设备是指:输入/输出设备外存设备通信设备除主机外的其他设备2、下列外存中,属于顺序存取存储器的是:U盘硬盘磁带光盘3、显示器的颜色数为256色,则刷新存储器每个单元的字长应该为:256位8位7位16位4、CRT的颜色数为256色,则刷新存储器每个单元的字长应该为:256位8位7位16位判断题5、光盘的优点是存储容量较大、耐用、易保存等。对错6、磁盘的找道时间和等待时间是随机的,所以一般取随机时间。对错7、磁盘的存取时间包括找道时间、等待时间和读写时间。对错8、位密度是指磁道单位长度上能记录的二进制位数。对错9、道密度是指沿磁盘半径方向单位长度上的磁道数。对错10、常见的打印机分为:点阵针式打印机、激光打印机、喷墨打印机。对错11、灰度级指黑白显示器中所显示的像素点的亮暗差别,在彩色显示器中则表现为颜色的不同。灰度级越高,图像层次越清楚逼真。对错12、分辨率指显示器所能表示的像素个数,像素越密,分辨率越高,图像越模糊。对错填空题13、显示设备工作时,为了不断提供刷新图像的信号,必须把帧图像信息存储在存储器中。14、按读写性质划分,光盘可以分为型光盘、型光盘和型光盘三种。15、磁盘上访问信息的最小物理单位是。16、汉字在输入时采用,在存储时采用,在显示或打印时采用。17、显示器上构成图像的最小单元或图象中的一个点称为,磁盘记录面上的一系列同心圆称为。计算题18、设某硬盘有20个磁头,1024个柱面,每柱面46个扇区,每扇区可记录512字节。试计算该硬盘的容量。19、某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ,求总线带宽是多少?20、某显示器的分辨率为800×600,灰度级为256色,试计算为达到这一显示效果需要多少字节?21、设显示器分辨率为1024×768,颜色深度3B,帧频为72Hz,计算刷新屏幕时存储器带宽是多少?简答题22、说明外围设备有哪几种类型。23、说明磁盘找道时间和等待时间的含义。应用题24、某磁盘存贮器转速为3000转/分,共有4个记录面,每毫米5道,每道记录信息为12288字节,最小磁道直径为230mm,共有275道。问:(1)磁盘存贮器的容量是多少?(2)最高位密度与最低位密度是多少?(3)磁盘数据传输率是多少?(4)平均等待时间是多少?第八章单选题1、采用DMA方式传送数据时,每传送一个数据就要占用一个()的时间。指令周期B.机器周期C.存储周期D.总线周期2、在中断响应过程中,()操作可以通过执行程序实现。关中断保护断点保护现场读取中断向量3、下列陈述中正确的是:在DMA周期内,CPU不能执行程序中断发生时,CPU首先执行入栈指令将程序计数器内容保护起来DMA传送方式中,DMA控制器每传送一个数据就窃取一个指令周期输入输出操作的最终目的是要实现CPU与外设之间的数据传输4、中断向量地址是:子程序入口地址中断服务程序入口地址中断服务程序入口地址指示器5、在关中断状态,不可响应的中断是:可屏蔽中断硬件中断软件中断不可屏蔽中断6、为了便于实现多级中断,保存现场信息最有效的方法是采用:通用寄存器堆栈存储器外存7、采用DMA方式传递数据时,每传送一个数据就要占用一个时间。指令周期时钟周期机器周期存储周期判断题8、中断处理过程为:中断请求→中断源识别判优→中断响应→中断处理→中断返回对错9、DMA控制器即采用DMA方式的外设与系统总线之间的接口电路。对错10、CPU将部分权力下放给通道,由通道实现对外设的统一管理,并负责外设与内存间的数据传送。对错11、为相互兼容,方便系统扩展,采用了通用I/O标准接口对错填空题12、DMA技术的出现使得高速外围设备可通过DMA控制器直接访问。13、PC系统有两类中断源:①由CPU外部的硬件信号引发的称为,它分为中断和中断;②由指令引发的称为,其中一种是执行引发的,另一种是引发的。14、常用的外围设备的I/O控制方式有:、、、、。简答题15、什么是中断嵌套?16、什么是中断?17、说明外围设备的I/O控制方式分类及特点。18、一次中断过程大致可以分为哪些过程?应用题19、如下图,当CPU对设备B的中断请求进行服务时,如设备A提出请求,CPU能够响应中断吗?为什么?如果设备B一提出请求总能立即得到服务,问怎样调整才能满足此要求?
本文档为【计算机组成原理题库集】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
个人认证用户
is_601737
暂无简介~
格式:doc
大小:690KB
软件:Word
页数:0
分类:
上传时间:2021-10-14
浏览量:0