首页 计算机组成原理试题库

计算机组成原理试题库

举报
开通vip

计算机组成原理试题库计算机构成原理试题一、单项选择题(从以下各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。)1.为了缩短指令中某个地点段的位数,有效的方法是采纳(C)。A、立刻寻址B、变址寻址C、间接寻址D、寄存器寻址某计算机字长是16位它的储存容量是64KB,按字编址,它们寻址范围是(C)。A.64KB.32KBC.32KD.16KB3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少量目是(C)。A.21B.17C.194.指令系统中采纳不一样...

计算机组成原理试题库
计算机构成原理试题一、单项选择题(从以下各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。)1.为了缩短指令中某个地点段的位数,有效的方法是采纳(C)。A、立刻寻址B、变址寻址C、间接寻址D、寄存器寻址某计算机字长是16位它的储存容量是64KB,按字编址,它们寻址范围是(C)。A.64KB.32KBC.32KD.16KB3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少量目是(C)。A.21B.17C.194.指令系统中采纳不一样寻址方式的目的主假如(C)。A.实现储存程序和程序控制B.能够直接接见外存C.缩短指令长度,扩大寻址空间,提升编程灵巧性D.供给扩展操作码的可能并降低指令译码难度寄存器间接寻址方式中,操作数处在(B)。A.通用寄存器B.储存单元C.程序计数器D.货仓是(A)的简称。A.精简指令系统计算机B.大规模集成电路C.复杂指令计算机D.超大规模集成电路7.CPU响应中止的时间是_C_____。A.中止源提出恳求;B.取指周期结束;C.履行周期结束;D.间址周期结束。8.常用的虚构储存器寻址系统由____A__两级储存器构成。A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。9.DMA接见主存时,让CPU处于等候状态,等DMA的一批数据接见结束后,CPU再恢复工作,这类状况称作__A____。A.停止CPU接见主存;B.周期挪用;C.DMA与CPU交替接见;D.DMA。10.浮点数的 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 示范围和精度取决于__C____。A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。11.中止向量可供给___C___。A.被选中设施的地点;B.传递数据的开端地点;C.中止服务程序进口地点;D.主程序的断点地点。12.加法器采纳先前进位的目的是____C__。A.优化加法器的构造;B.节俭器械;C.加快传达进位信号;D.加强加法器构造。13.在独立恳求方式下,如有N个设施,则____B__。A.有一个总线恳求信号和一个总线响应信号;B.有N个总线恳求信号和N个总线响应信号;C.有一个总线恳求信号和N个总线响应信号;D.有N个总线恳求信号和一个总线响应信号。14.主存和CPU之间增添高速缓冲储存器的目的是___A___。A.解决CPU和主存之间的速度般配问题;B.扩大主存容量;C.既扩大主存容量,又提升了存取速度;D.扩大辅存容量。15.在计数器准时查问方式下,若计数从0开始,则__A____。A.设施号小的优先级高;B.每个设施使用总线的时机相等;C.设施号大的优先级高。16.Cache的地点映象中,若主存中的任一块均可映照到Cache内的任一块的地点上,称作。A.直接映象;B.全相联映象;C.组相联映象。17.直接寻址的无条件转移指令功能是将指令中的地点码送入A______。A.PC;B.地点寄存器;C.累加器;D.ACC。18.响应中止恳求的条件是__B____。A.外设提出中止;B.外设工作达成和系统同意时;C.外设工作达成和中止标记触发器为“1”时。D.CPU提出中止。19.主机与设施传递数据时,采纳_A_____,主机与设施是串行工作的。A.程序查问方式;B.中止方式;C.DMA方式;D.通道。20.一个节拍信号的宽度是指__C____。A.指令周期;B.机器周期;C.时钟周期;D.储存周期。二、填空题(共20分,每空1分)1.在DMA方式中,CPU和DMA控制器往常采纳三种方法来分时使用主存,它们是停止CPU接见主、周期挪用和DMA和CPU交替接见主存。2.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为2127(1-2-23),最小正数为2-129,最大负数为2-128(-2-1-2-23),最小负数为-2127。3、虚构储存器中常用的储存管理方式有____页式虚构储存_____,_段式虚拟储存_________,_段页式虚构储存_________。4.在一个有四个过程段的浮点加法器流水线中,假定四个过程段的时间分别是T1=60ns﹑T2=50ns﹑T3=90ns﹑T4=80ns。则加法器流水线的时钟周期起码为90ns。假如采纳相同的逻辑电路,但不是流水线方式,则浮点加法所需的时间为280ns。系统总线按传输信息的不一样分为地点总线、__数据____、___控制______三大类。6.半导体SRAM靠__触发器_储存信息,半导体DRAM靠_电容___储存信息。动向RAM的刷新方式往常有_______、________、_______集中分别异步三种。CPU能直接接见cache______和主存______,但不可以直接接见磁盘和光盘。二、判断题(判断以下各题的正误。对的打“√”,错的打“×”。每题1分,计10分)1、储存单元是寄存一个二进制信息的存贮元。×2、主程序运转时何时转向为外设服务的中止服务程序是早先安排好的。×3、时序电路用来产生各样时序信号,以保证整个计算机协调地工作。√4、引入虚构储存系统的目的是提升储存速度。×5、DMA方式进行外设与主机互换信息时,不需要向主机发出中止恳求。6、CPU之外的设施都称外面设施。××7、奇偶校验能够纠正代码中出现的错误。×8、用微指令的分段译码法设计微指令时,需将拥有相斥性的微命令组合在同一字段内。9、CPU接见储存器的时间是由储存器的容量决定的,储存容量与越大,接见储存器所需的时间越长。×10、一个更高级的中止恳求必定能够中止另一此中止办理程序的履行。×√四、名词解说(每题2分,共10分)1、储存程序的工作方式:将计算机需进行的工作早先编写成程序,存入计算机中,运转程序时计算机自动进行工作。2、高速缓冲储存器:介于CPU与主存之间,速度较快、容量较小、价钱较贵的储存器,引入CACHE的目的是提升储存系统的速度。3、程序中止的工作方式:在CPU运转主程序时,接遇到非预期的中止恳求,CPU暂停现行工作转向为中止恳求服务,待服务完成后回到住程序持续履行。4、系统总线:连结机器内部各大零件的信息公共通道。5、微程序:用于解说机器指令的若干条微指令的有序会合。6、(磁盘的)数据传输率:单位时间传递的二进制信息的字节数。7、DMA方式:单位时间传递的二进制信息的字节数。8、随机存取方式:必定的硬件和必定的软件构成的有机整体。五、简答题(每题5分,共30分)1、说你以为计算机系统中的硬件和软件在逻辑功能等价吗?为何?答:软件与硬件的逻辑功能是等效的,但性能不相同。2、什么是运算器?它的主要由哪几个功能零件构成?答:运算器是进行算术逻辑运算的零件。它主要由加法器、通用寄存器、标记寄存器等零件构成。3、与RAM对比ROM有何特色?答:ROM掉电后信息不会丢掉,但此中的信息只好读不可以随意写。4、与程序中止控制方式对比DMA控制方式有何特色?答:速度快。响应快、优先级高、办理快、不必现场保护和现场的恢复。可是应用范围没有程序中止控制方式广。5、微程序控制的基本思想是:把指令履行所需要的所有控制信号寄存在控制储存器中,需要时从这个储存器中读取,即把操作控制信号编成微指令,寄存在控制储存器中。一条机器指令的功能往常用很多条微指令构成的序列来实现,这个微指令序列称为微程序。微指令在控制储存器中的储存地点称为微地点。6、同种类的外设部设施接入计算机系统时,应解决哪些主要问题?答:数据格式、地点译码、控制信息的组织和状态信息的反应。7、中止接口一般包含哪些基本构成?简要说明它们的作用。答:①地点译码。选用接口中有关寄存器,也就是选择了I/O设施;②命令字/状态字寄存器。供CPU输出控制命令,调回接口与设施的状态信息;③数据缓存。供给数据缓冲,实现速度般配;④控制逻辑。如中止控制逻辑、与设施特征有关的控制逻辑等。8、加快中央办理器与主存之间传输信息的举措有哪些?六、综合题1、设X=26/32,Y=--15/32,采纳二进制变形补码计算[X+Y]补=?并议论计算结果。解:设X=26/32,Y=--15/32,采纳二进制变形补码计算[X+Y]补=?并议论计算结果。解:X=Y=-[X+Y]补=无溢出2、X=00110011,Y=,求X∧Y=?X∨Y=?解:X∧Y=00010010X∨Y=3、设有一个拥有12位地点和4位字长的储存器,问:1)该储存器能储存多少字节信息?2)假如储存器由1K×1位RAM芯片构成.需要多少片?3)需要地点多少位作为芯片选择?4)试画出该储存器的构造图。解:设有一个拥有12位地点和4位字长的储存器,1)该储存器能储存2K字节信息。2)假如储存器由1K×1位RAM芯片构成.需要16片。3)需要地点2位作为芯片选择。4)(图略)4.某机字长16位,内存总容量为256KW,此中ROM占地点范围为00000H~OFFFFH,其余地点空间为RAM。请用以下存贮芯片为该机设计一个储存器:ROM、RAM的容量各为多少?该主存的地点线、数据线各为多少根?(3)用容量为32K*16的ROM芯片和64K*16的RAM芯片构成该储存器,需要芯片各几片?(4)画出储存器构造及其与CPU连结的逻辑框图RAM和ROM解:(1)ROM64KRAM192K数据线有16根,地点线有18根。需ROM2片,需RAM3片。(图略)5.什么是CPU?CPU主要由哪些寄存器级的零件构成?CPU是计算机中进行算术逻辑运算和指挥协调机器各大零件工作的零件。IR、PSW、GR、ALU、PC等。(图略)6.画出单总线CPU内部框图(寄存器级),拟出加法指令ADDR1,(R2)的读取与执行 流程 快递问题件怎么处理流程河南自建厂房流程下载关于规范招聘需求审批流程制作流程表下载邮件下载流程设计 。源寻址方式采纳寄存器间址方式。计算机构成原理试题(一)一、选择题(共20分,每题1分)1.零地点运算指令在指令格式中不给出操作数地点,它的操作数来自______。A.立刻数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。2.______可区分储存单元中寄存的是指令仍是数据。A.储存器;B.运算器;C.控制器;D.用户。3.所谓三总线构造的计算机是指______。A.地点线、数据线和控制线三组传输线。B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设施总线、主存总线和控制总线三组传输线.。4.某计算机字长是32位,它的储存容量是256KB,按字编址,它的寻址范围是______。A.128K;B.64K;C.64KB;D.128KB。5.主机与设施传递数据时,采纳______,主机与设施是串行工作的。A.程序查问方式;B.中止方式;C.DMA方式;D.通道。6.在整数定点机中,下述第______种说法是正确的。A.原码和反码不可以表示-1,补码能够表示-1;B.三种机器数均可表示-1;C.三种机器数均可表示-1,且三种机器数的表示范围相同;D.三种机器数均不行表示-1。7.变址寻址方式中,操作数的有效地点是______。A.基址寄存器内容加上形式地点(位移量);B.程序计数器内容加上形式地点;C.变址寄存器内容加上形式地点;D.以上都不对。8.向量中止是______。A.外设提出中止;B.由硬件形成中止服务程序进口地点;C.由硬件形成向量地点,再由向量地点找到中止服务程序进口地点D.以上都不对。9.一个节拍信号的宽度是指______。A.指令周期;B.机器周期;C.时钟周期;D.储存周期。10.将微程序储存在EPROM中的控制器是______控制器。A.静态微程序;B.毫微程序;C.动向微程序;D.微程序。11.隐指令是指______。A.操作数隐含在操作码中的指令;B.在一个机器周期里达成所有操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令。12.当用一个16位的二进制数表示浮点数时,以下方案中第_____种最好。A.阶码取4位(含阶符1位),尾数取12位(含数符1位);B.阶码取5位(含阶符1位),尾数取11位(含数符1位);C.阶码取8位(含阶符1位),尾数取8位(含数符1位);.阶码取6位(含阶符1位),尾数取12位(含数符1位)。13.DMA方式______。A.既然能用于高速外头设施的信息传递,也就能取代中止方式;B.不可以取代中止方式;C.也能向CPU恳求中止办理数据传递;D.内无中止体制。14.在中止周期中,由______将同意中止触发器置“0”。A.关中止指令;B.机器指令;C.开中止指令;D.中止隐指令。15.在单总线构造的CPU中,连结在总线上的多个零件______。A.某一时刻只有一个能够向总线发送数据,并且只有一个能够从总线接收数据;B.某一时刻只有一个能够向总线发送数据,但能够有多个同时从总线接收数据;C.能够有多个同时向总线发送数据,并且能够有多个同时从总线接收数据;D.能够有多个同时向总线发送数据,但能够有一个同时从总线接收数据。16.三种集中式总线控制中,______方式对电路故障最敏感。A.链式查问;B.计数器准时查问;C.独立恳求;D.以上都不对。17.一个16K×8位的储存器,其地点线和数据线的总和是______。A.48;B.46;C.17;D.22.18.在间址周期中,______。A.所有指令的间址操作都是相同的;B.凡是储存器间接寻址的指令,它们的操作都是相同的;C.关于储存器间接寻址或寄存器间接寻址的指令,它们的操作是不一样的;D.以上都不对。19.下陈述法中______是正确的。A.EPROM是可改写的,因此也是随机储存器的一种;B.EPROM是可改写的,但它不可以用作为随机储存器用;C.EPROM只好改写一次,故不可以作为随机储存器用;D.EPROM是可改写的,但它能用作为随机储存器用。20.打印机的分类方法好多,若按可否打印汉字来区分,可分为______。A.并行式打印机和串行式打印机;B.击打式打印机和非击打式打印机;C.点阵式打印机和活字式打印机;D.激光打印机和喷墨打印机。二、填空(共20分,每空1分)1.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。2.指令寻址的基本方式有两种,一种是寻址方式,其指令地点由给出,另一种是寻址方式,其指令地点由给出。3.在一个有四个过程段的浮点加法器流水线中,假定四个过程段的时间分别是T1=60ns﹑T2=50ns﹑T3=90ns﹑T4=80ns。则加法器流水线的时钟周期起码为。假如采纳同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为。4.一个浮点数,当其尾数右移时,欲使其值不变,阶码一定。尾数右移1位,阶码。5.储存器由m(m=1,2,4,8)个模块构成,每个模块有自己的和寄存器,若储存器采纳编址,储存器带宽可增添到本来的________倍。6.按次写出多重中止的中止服务程序包含、、、和中止返回几部分。三、名词解说(共10分,每题2分)1.微操作命令和微操作2.迅速缓冲储存器3.基址寻址4.流水线中的多发技术5.指令字长四、计算题(5分)设机器数字长为8位(含1位符号位),设=9,=13,计算[AB]补,并复原成AB3264真值。五、简答题(共20分)1.异步通讯与同步通讯的主要差别是什么,说明通讯双方如何联系。(4分)2.为何外头设施要经过接口与CPU相连?接口有哪些功能?(6分)六、问答题(共15分)1.设CPU中各零件及其互相连结关系以以下图所示。图中W是写控制标记,R是读控制标记,R1和R2是暂存器。(8分)W微操作命令形成零件CPUR储存器MARIRPC内部总线BusMDRACCR1ALUR21)假定要求在取指周期由ALU达成(PC)+1→PC的操作(即ALU能够对它的一个源操作数达成加1的运算)。要求以最少的节拍写出取指周期所有微操作命令及节拍安排。(2)写出指令ADD#α(#为立刻寻址特色,隐含的操作数在ACC中)在履行阶段所需的微操作命令及节拍安排。2.DMA接口主要由哪些零件构成?在数据互换过程中它应达成哪些功能?画出DMA工作过程的流程图(不包含预办理和后办理)七、设计题(10分)设CPU共有16根地点线,8根数据线,并用GY,G为控制端GG,GYGC,B,A为变量控制端&&作访存控制信号(低电平有效),用YY为输出端AY74138译码器WR作读写控制信号(高电平为读,低电平为写)。现有以下芯片及各样门电路(门电路自定),以下图。画出CPU与储存器的连结图,要求:(1)储存芯片地点空间分派为:最大4K地点空间为系统程序区,相邻的4K地点空间为系统程序工作区,最小16K地点空间为用户程序区;2)指出采纳的储存芯片种类及数目;3)详尽画出片选逻辑。AmA0AkA0G1Y7G2AY6CSROMPD/ProgrDnD0ROM:2K×8位8K8位×32K8位×CSRAMWEDnD0RAM:1K×4位2K8位×8K8位×16K1位×4K4位×G2BCBY074138译码器G1,G2A,G2B为控制端C,B,A为变量控制端Y7Y0为输出端(1)主存地点空间分派:6000H~67FFH为系统程序区;6800H~6BFFH为用户程序区。2)合理采纳上述储存芯片,说明各选几片?3)详尽画出储存芯片的片选逻辑图。计算机构成原理试题答案(一)一、选择题(共20分,每题1分)1.C2.C3.B4.B5.A6.B7.C8.C9.C10.A11.D12.B13.B14.D15.B16.A17.D18.C19.B20.C二、填空(共20分,每空1分)127-23-129-128-1-231271.A.A.2(1-2)B.2C.2(-2-2)D.-22.A.次序B.程序计数器C.跳跃D.指令自己3.A.90nsB.280ns4.A.A.增添B.加15.A.地点B.数据C.模mD.m6.A.保护现场B.开中止三、名词解说(共10分,每题1.微操作命令和微操作C.设施服务2分)D.恢复现场答:微操作命令是控制达成微操作的命令;微操作是由微操作命令控制实现的最基本操作。2.迅速缓冲储存器答:迅速缓冲储存器是为了提升访存速度,在CPU和主存之间增设的高速储存器,它对用户是透明的。只需将CPU近来期需用的信息从主存调入缓存,这样CPU每次只须接见迅速缓存便可达到接见主存的目的,进而提升了访存速度。3.基址寻址答:基址寻址有效地点等于形式地点加上基址寄存器的内容。4.流水线中的多发技术答:为了提升流水线的性能,想法在一个时钟周期(机器主频的倒数)内产生更多条指令的结果,这就是流水线中的多发技术。5.指令字长答:指令字长是指机器指令中二进制代码的总位数。四、(共5分)计算题答:[A+B]补=,A+B=(-17/64)[A-B]补=,A-B=(35/64)五、简答题(共1.(4分)答:20分)同步通讯和异步通讯的主要差别是前者有公共时钟,总线上的所有设施按一致的时序,一致的传输周期进行信息传输,通讯双方按商定好的时序联系。后者没有公共时钟,没有固定的传输周期,采纳应答方式通讯,详细的联系方式有不互锁、半互锁和全互锁三种。不互锁方式通讯双方没有互相限制关系;半互锁方式通讯双方有简单的限制关系;全互锁方式通信双方有完好的限制关系。此中全互锁通讯靠谱性最高。2.(6分,每写出一种给1分,最多6分)答:外头设施要经过接口与CPU相连的原由主要有:(1)一台机器往常配有多台外设,它们各自有其设施号(地点),经过接口可实现对设备的选择。2)I/O设施种类众多,速度不一,与CPU速度相差可能很大,经过接口可实现数据缓冲,达到速度般配。3)I/O设施可能串行传递数据,而CPU一般并行传递,经过接口可实现数据串并格式变换。4)I/O设施的入/出电平可能与CPU的入/出电平不一样,经过接口可实现电平变换。5)CPU启动I/O设施工作,要向外设发各样控制信号,经过接口可传递控制命令。6)I/O设施需将其工作状况(“忙”、“就绪”、“错误”、“中止恳求”等)及时报告CPU,经过接口可监督设施的工作状态,并保留状态信息,供CPU查问。可见概括起来,接口应拥有选址的功能、传丧命令的功能、反应设施状态的功能以及传送数据的功能(包含缓冲、数据格式及电平的变换)。4.(5分)答:(1)依据IR和MDR均为16位,且采纳单字长指令,得出指令字长16位。依据105种操作,取操作码7位。因同意直接寻址和间接寻址,且有变址寄存器和基址寄存器,所以取2位寻址特色,能反应四种寻址方式。最后得指令格式为:727OPMAD此中OP操作码,可达成105种操作;寻址特色,可反应四种寻址方式;AD形式地点。这类格式指令可直接寻址27=128,一次间址的寻址范围是(2)双字长指令格式以下:216=65536。727OPMAD1AD2此中OP、M的含义同上;AD1∥AD2为23位形式地点。这类格式指令可直接寻址的范围为223=8M。(3)容量为8MB的储存器,MDR为16位,即对应4M×16位的储存器。可采纳双字长指令,直接接见4M储存空间,此时MAR取22位;也可采纳单字长指令,但RX和RB取22位,用变址或基址寻址接见4M储存空间。六、(共15分)问答题1.(8分)答:(1)因为(PC)+1→PC需由ALU达成,所以PC的值可作为ALU的一个源操作数,靠控制ALU做+1运算获取(PC)+1,结果送至与ALU输出端相连的R2,而后再送至PC。本题的重点是要考虑总线矛盾的问题,故取指周期的微操作命令及节拍安排以下:T0PC→MAR,1→RT1M(MAR)→MDR,(PC)+1→R2T2MDR→IR,OP(IR)→微操作命令形成零件T3R2→PC(2)立刻寻址的加法指令履行周期的微操作命令及节拍安排以下:T0Ad(IR)→R1;立刻数→R1T1(R1)+(ACC)→R2;ACC经过总线送ALUT2R2→ACC;结果→ACC2.(7分)答:DMA接口主要由数据缓冲寄存器、主存地点计数器、字计数器、设施地址寄存器、中止机构和DMA控制逻辑等构成。在数据互换过程中,DMA接口的功能有:(1)向CPU提出总线恳求信号;(2)当CPU发出总线响应信号后,接收对总线的控制;(3)向存储器发地点信号(并能自动改正地点指针);(4)向储存器发读/写等控制信号,进行数据传送;(5)改正字计数器,并依据传递字数,判断DMA传递能否结束;(6)发DMA结束信号,向CPU申请程序中止,报告一组数据传递完成。DMA工作过程流程以下图。DMA恳求DMA响应发送主存地点传递一个字改正地点指针和字计数器测试传递能否结束?否是DMA结束七、设计题(共10分)答:(1)主存地点空间分派。(2分)A15A11A7A011111111111111111111100000000000最大4K2K×8位ROM2片111101111111111111110000000000001110111111111111相邻4K4K×4位RAM2片111000000000000000000000000000000001111111111111最小16K8K×8位RAM2片(2)依据主存00100000000000000011111111111111地点空间分派最大4K地点空间为系统程序区,采纳2片2K×8位ROM芯片;(1分)相邻的4K地点空间为系统程序工作区,采纳2片4K×4位RAM芯片;(1分)最小16K地点空间为用户程序区,采纳2片8K×8位RAM芯片。(1分)(3)储存芯片的片选逻辑图(5分)+5VG1Y7&G2A&MREQG2BA15C&&A14BY11&A13AY0A12A11A10A0CPU8K×8位8K×8位4K×4位4K×4位2K×8位2K×8位RAMRAMRAMRAMROMROMD7D4D3D0WRA14G1Y5A15G2A&MREQA13G2BY4CA12BA11AA10A9A0A10A0A9A0A9A02K8位1K4位1K4位ROMRAMRAMD7D0D7D4D3D0D7D4D3D0WR计算机构成原理试题(二)一、选择题(共20题,每题1分,共20分)在以下机器数___B___中,零的表示形式是独一的。A.原码B.补码C.反码D.原码和反码2.CRT的分辨率为1024×1024,颜色深度为8位,则刷新储存器的储存容量是___B___。A.2MBB.1MBC.8MBD.1024B3.在定点二进制运算器中,减法运算一般经过___D___来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加法器D.补码运算的二进制加法器4.在指令的地点字段中,直接指出操作数自己的寻址方式,称为___B___。A.隐含寻址B.立刻寻址C.寄存器寻址D.直接寻址5.信息只用一条传输线,且采纳脉冲传输的方式称为__A____。A.串行传输B.并行传输C.并串行传输D.分时传输6.和外储存器对比,内储存器的特色是___C___。A.容量大、速度快、成本低B.容量大、速度慢、成本高C.容量小、速度快、成本高D.容量小、速度快、成本低CPU响应中止的时间是___C___。A.中止源提出恳求B.取指周期结束C.履行周期结束。EPROM是指___C___。A.读写储存器B.只读储存器C.可编程的只读储存器D.光擦除可编程的只读储存器以下数中最小的数是__B____。A.(1101001)2B.(52)8C.(133)8D.(30)16假定以下字符码中有奇偶校验位,但没有数据错误,采纳偶校验的字符码是___D___。A.B.C.D.单地点指令中为了达成两个数的算术运算,除地点码指明的一个操作数外,另一个数常需采纳___C___。A.货仓寻址方式B.立刻寻址方式C.隐含寻址方式D.间接寻址方式12.用于对某个寄存器中操作数的寻址方式称为A.直接B.间接___C___寻址。C.寄存器直接D.寄存器间接中央办理器(CPU)包含_C_____。A.运算器B.控制器C.运算器、控制器和cacheD.运算器、控制器和主储存器在CPU中追踪指令后继地点的寄存器是__B____。A.主存地点寄存器B.程序计数器C.指令寄存器D.状态条件寄存器在集中式总线仲裁中,__C____方式响应时间最快。A.链式查问B.计数器准时查问C.独立恳求D.以上三种相同PCI总线的基本传输体制是__D____。A.串行传输B.并行传输C.DMA式传输D.猝发式传输中止向量地点是___B___。A.子程序进口地点B.中止服务子程序进口地点C.中止服务子程序出口地点D.中止返回地点CD-ROM是___C___型光盘。A.一次B.重写C.只读某计算机字长是16位,它的储存容量是1MB,按字编址,它的寻址范围是___A___。A.512KB.1MC.512KB20.一个16K×32位的储存器,其地点线和数据线的总和是___B___。A.48B.46C.36二、填空题(共7题,每空1分,共20分)计算机系统是由______和软件两大多数构成,软件又分为_______和________。系统总线按传输信息的不一样分为地点总线、________、_________三大类。3.四位二进制补码所能表示的十进制整数范围是______至______。4.半导体SRAM靠______储存信息,半导体DRAM靠______储存信息。5.动向RAM的刷新方式往常有_______、________、_______三种。6.完好的指令周期包含取指、______、______、_____四个子周期,影响指令流水线性能的三种有关分别是______有关、_______有关和控制相关。Cache和主存地点的映照方式有__________、__________、_________三种。三、简答题(共2题,每题5分,共10分)1.什么叫指令?什么叫指令系统?一次程序中止大概可分为哪几个阶段?四、应用题(共5题,每题10分,共50分)设某机主频为8MHz,每个机器周期均匀含2个时钟周期,每条指令均匀有个机器周期,试问该机的均匀指令履行速度为多少MIPS?若机器主频不变,但每个机器周期均匀含4个时钟周期,每条指令均匀有5个机器周期,则该机的均匀指令履行速度又是多少MIPS?由此可得出什么结论?2.设某机有四此中止源A、B、C、D,其硬件排队优先序次为A,B,C,D,现要求将中止办理序次改为D,A,C,B。(1)写出每此中止源对应的障蔽字。(2)按以下图时间轴给出的四此中止源的恳求时刻,画出CPU履行程序的轨迹。设每此中止源的中止服务程序时间均为20s。3.设机器数字长为8位(含一位符号位),若A=+15,B=+24,求[A+B]补和[A-B]补并复原成真值。4.某机字长16位,储存字长等于指令字长,若储存器直接寻址空间为128字,变址时的位移量为-64~+63,16个通用寄存器可作为变址寄存器。设计一套指令格式,知足以下寻址种类的要求。(1)直接寻址的二地点指令3条;(2)变址寻址的一地点指令6条;(3)寄存器寻址的二地点指令9条;(4)直接寻址的一地点指令13条。5.设CPU共有16根地点线,8根数据线,并用-MREQ(低电平有效)作访存控制信号,R/-W作读写命令信号(高电平为读,低电评为写)。现有8片8KX8位的RAM芯片与CPU相连,试回答:(1)用74138译码器画出CPU与储存芯片的连结图;(2)写出每片RAM的地点范围;(3)依据图(1),若出现地点线A13与CPU断线,并搭接到高电平上,将出现什么结果?计算机构成原理试题(二)答案一、选择题1.B2.B3.D4.B5.A6.C7.C8.C9.B10.D11.C12.C13.C14.B15.C16.D17.B18.C19.A20.B二、填空题1.硬件系统软件应用软件2数据地点控制3+15-164.触发器电容5集中分别异步6间址履行中止构造数据控制7直接映照全相连组相连三、简答题指令是计算机履行某种操作的命令,也就是常说的机器指令。一台机器中所有机器指令的会合,称这台计算机的指令系统。2答:一次程序中止大概可分为五个阶段。中止恳求(1分)中止判优(1分)中止响应(1分)中止服务(1分)中止返回(1分)四、应用题解:先经过主频求出时钟周期,再求出机器周期和均匀指令周期,最后经过均匀指令周期的倒数求出均匀指令履行速度。计算以下:时钟周期=1/8MHz=×10-6=125ns机器周期=125ns×2=250ns均匀指令周期=250ns×=625ns均匀指令履行速度=1/625ns=当参数改变后:机器周期=125ns×4=500ns=μs均匀指令周期=μs5=μs均匀指令履行速度=1/μs=结论:两个主频相同的机器,履行速度不必定相同。(1)在中止办理序次改为D>A>C>B后,每此中止源新的障蔽字如表所示。(5分)(2)依据新的办理序次,CPU履行程序的轨迹以下图(5分)3解:∵A=+15=+0001111,B=+24=+0011000∴[A]补=0,0001111,[B]补=0,0011000,[-B]补=1,1101000则[A-B]补=[A]补+[-B]补=0,0001111+1,11010001,1110111∴[A-B]补=1,1110111故A-B=-0001001=-941)地点指令格式为(2分)(2分)2)0~81918192~1638316384~2457524576~3276732768~4095940960~4915149152~5734357344~655353)假如地点线A13与CPU断线,并搭接到高电平上,将会出现A13恒为“1”的状况。此时储存器只好寻址A13=1的地点空间,A13=0的另一半地点空间将永久接见不到。若对A13=0的地点空间进行接见,只好错误地接见到A13=1的对应空间中去。计算机构成原理试题(三)一.选择题(每题1分,共20分)1.我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于年达成。A.19461958B.19501968C.19581961D.195919652.Pentium微型计算机中乘除法零件位于______中。A.CPUB.接口C.控制器D.专用芯片______3.没有外储存器的计算机初始指引程序能够放在A.RAMB.ROMC.RAM和ROM______D.CPU。以下数中最小的数是______。A.(101001)2B.(52)8C.(2B)16D.(44)10在机器数______中,零的表示形式是独一的。A.原码B.补码C.移码D.反码6.在定点二进制运算器中,减法运算一般经过______来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加法器D.补码运算的二进制加法器以下有关运算器的描绘中______是正确的。A.只作算术运算,不作逻辑运算B.只作加法C.能临时寄存运算结果D.以上答案都不对8.某DRAM芯片,其储存容量为512K×8位,该芯片的地点线和数据线数目为______A.8,512B.512,8C.18,8D。19,8。相联储存器是按______进行寻址的储存器。A.地点指定方式B.货仓存取方式C.内容指定方式D。地点指定与货仓存取方式联合10.指令系统中采纳不一样寻址方式的目的主假如______。A.实现储存程序和程序控制B.缩短指令长度,扩大寻址空间,提升编程灵巧性C.能够直接接见外存D.供给扩展操作码的可能并降低指令译码难度货仓寻址方式中,设A为累加寄存器,SP为货仓指示器,Msp为SP指示器的栈顶单元,假如操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作为:A.(Msp)→A,(SP)+1→SPB.(SP)+1→SP,(Msp)→AC.(SP)-1→SP,(Msp)→AD.(Msp)→A,(SP)-1→SP12.在CPU中追踪指令后继地点的寄存器是______。A.主存地点寄存器B.程序计数器C.指令寄存器D.状态条件寄存器描绘多媒体CPU基本观点中正确表述的句子是______。A.多媒体CPU是带有MMX技术的办理器B.多媒体CPU是非流水线构造C.MMX指令集是一种单指令流单数据流的串行办理指令D.多媒体CPU必定是CISC机器14.描绘Futurebus+总线中基本观点正确的表述是______。Futurebus+总线是一个高性能的同步总线 标准 excel标准偏差excel标准偏差函数exl标准差函数国标检验抽样标准表免费下载红头文件格式标准下载 基本上是一个同步数据准时 协议 离婚协议模板下载合伙人协议 下载渠道分销协议免费下载敬业协议下载授课协议下载 它是一个与构造、办理器技术有关的开发标准数据线的规模不可以动向可变在______的微型计算机系统中,外设能够和主储存器单元一致编址,所以能够不用I/O指令。用于笔录本电脑的大容量储存器是______。拥有自同步能力的记录方式______。A.NRZ0B.NRZ1C.PMD.MFM______不是发生中止恳求的条件。A.一条指令履行结束B.一次I/O操作结束C.机器内部发生故障D.一次DMA操作结束19.采纳DMA方式传递数据时,每传递一个数据就要用一个______。A.指令周期B.数据周期C.储存周期D.总线周期并行I/O标准接口SCSI中,一块主适配器能够连结______台拥有SCSI接口的设施。A.6B.7~15C.8D.10二.填空题(每空1分,共20分)在计算机术语中,将和和在一同称为CPU,而将CPU和合在一同称为主机。2.计算机软件一般分为两大类:一类叫,另一类叫。操作系统属于类。3.主储存器容量往常以MB表示,此中M=,B=;硬盘容量往常以GB表示,此中G=C.______。CPU能直接接见和,但不可以直接接见磁盘和光盘。指令字长度有、、三种形式。6.计算机系统中,依据应用条件和硬件资源不一样,数据传输方式可采纳传递、传递、传送。7.通道是一个特别功能的,它有自己的特意负责数据输入输出的传输控制。并行I/O接口和串行I/O接口是目前两个最拥有威望性的标准接口技术。三.简答题(每题5分,共20分)一个较完美的指令系统应包含哪几类?什么是闪速储存器?它有哪些特色?比较水平微指令与垂直微指令的优弊端。CPU响应中止应具备哪些条件?四.应用题(每题5分,共20分)1.已知:X=,Y=-,求[X/2]补,[X/4]补,[-X]补,[Y/2]补,[Y/4]补,[-Y]补。2.设机器字长为16位,定点表示时,尾数15位,阶符1位。定点原码整数表示时,最大正数为多少?最小负数为多少?定点原码小数表示时,最大正数为多少?最小负数为多少?[x]补+[y]补=[x+y]补求证:-[y]补=[-y]补有一个16K×16的储存器,由1K×4位的DRAM芯片构成问:1)总合需要多少DRAM芯片?2)画出储存体的构成框图。中止接口中有哪些标记触发器?功能是什么?CPU构造以下图,此中一个累加寄存器AC,一个状态条件寄存器和其余四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传递方向。注明图中四个寄存器的名称。简述指令从主存取到控制器的数据通路。(3)简述数据在运算器和主存之间进行存/取接见的数据通路。图7.何谓DMA方式?DMA控制器可采纳哪几种方式与CPU分时使用内存?CD-ROM光盘的外缘有5mm的范围因记录数据困难,一般不使用,故标准的播放时间为60分钟。请计算模式1状况下光盘储存容量是多少?计算机构成原理试题(三)答案一.选择题2.A3.B4.A5.B,C6.D7.D8.D9.C10.B11.B12.B13.A14.C15.A16.C,D17.C18.A19.C20.B二.填空题A.运算器B.控制器C.储存器A.系统程序B.应用程序C.系统程序位(1个字节)B.主存A.单字长B.半字长C.双字长A.并行B.串行C.复用A.办理器B.指令和程序8.三.简答题包含:数据传递指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指令、货仓指令、字符串指令、特权指令等。2.闪速储存器是高密度、非易失性的读/写半导体储存器。从原理上看,它属于ROM型储存器,可是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM与RAM的定义和区分已失掉意义。因此它是一种崭新的储存器技术。闪速储存器的特色:(1)固有的非易失性2)低价的高密度3)可直接履行4)固态性能(1)水平型微指令并行操作能力强、效率高、灵巧性强,垂直型微指令则较差。2)水平型微指令履行一条指令的时间短,垂直型微指令履行时间长。3)由水平型微指令解说指令的微程序,拥有微指令字比较长,但微程序短的特色,而垂直型微指令正好相反。4)水平型微指令用户难以掌握,而垂直型微指令与指令比较相像,相对来说比较简单掌握解:1)在CPU内部设置的中止障蔽触发器一定是开放的。2)外设有中止恳求时,中止恳求触发器一定处于“1”状态,保持中止恳求信号。(3)外设(接口)中止同意触发器一定为“1”,这样才能把外设中止恳求送至CPU。(4)当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中止。四.应用题1.解:[X]补=[X/2]补=[X/4]补=[-X]补=[Y]补=[Y/2]补=[Y/4]补=[-Y]补=解:(1)定点原码整数表示时15最大正数:(2-1)10=(32767)10(2)定点原码小数表示时-15最大正数:(1-2)103.证:因为[x]补+[y]补=[x+y]补令x=-y代入,则有[-y]补+[y]补=[-y+y]补=[0]补=0所以-[y]补=[-y]补4.解:(1)芯片1K×4位,片内陆点线10位(A--A0),数据线4位。芯片总数916K×16/(1K×4)=64片(2)储存器容量为16K,故地点线总数为14位(A13─A0),此中AAAA经过4:1312111016译码器产生片选信号CS─CS。015A9─A0CS154位CS1CS04位1K×4。。。。1K×44位4位CS0CS1CS15D—D1504:16译码器A13A12A11A10图解:中止接口中有四个标记触发器:1)准备就绪的标记(RD):一旦设施做好一次数据的接受或发送,便发出一个设施动作完成信号,使RD标记置“1”。在中止方式中,该标记用作为中止源触发器,简称中止触发器。2)同意中止触发器(EI):能够用程序指令来置位。EI为“1”时,某设施可以向CPU发出中止恳求;EI为“0”时,不可以向CPU发出中止恳求,这意味着某中止源的中止恳求被严禁。设置EI标记的目的,就是经过软件来控制能否同意某设施发出中止恳求。3)中止恳求触发器(IR):它暂存中止恳求线上由设施发出的中止恳求信号。当IR标记为“1”时,表示设施发出了中止恳求。(4)中止障蔽触发器(IM):是CPU能否受理中止或同意中止的标记。IM标记为“0”时,CPU能够受理外界的中止恳求,反之,IM标记为“1”时,CPU不受理外界的中止。6.解:(1)a为数据缓冲寄存器DR,b为指令寄存器IR,c为主存地点寄存器d为程序计数器PC(2)PC→AR→主存→缓冲寄存器DR→指令寄存器IR→操作控制器(3)储存器读:M→DR→ALU→AC储存器写:AC→DR→AR,M7.解:DMA直接内存接见方式是一种完好由硬件履行I/O互换的工作方式。DMA控制器从CPU完好接收对总线的控制,数据互换不经过CPU而直接在内存和I/O设施间进行。8.解:扇区总数=60×60×75=270000模式1寄存计算机程序和数据,其储存容量为270000×2048/1024/1024=527MB计算机构成原理试题(四)1)选择题(每空1分,共20分)1.将有关数据加以分类、A.数值计算B.统计、剖析,以获得有益用价值的信息,协助设计C.数据办理D.我们称其为及时控制______。2.目前的计算机,从原理上讲______。1)指令以二进制形式寄存,数据以十进制形式寄存2)指令以十进制形式寄存,数据以二进制形式寄存3)指令和数据都以二进制形式寄存4)指令和数据都以十进制形式寄存依据国标规定,每个汉字在计算机内占用______储存。A.一个字节B.二个字节C.三个字节D.四个字节4.以下数中最小的数为______。A.(101001)2B.(52)8C.(2B)16D.(44)105.储存器是计算机系统的记忆设施,主要用于______。A.寄存程序B.寄存软件C.寄存微程序D.寄存程序和数据6.设X=—,则[X]补为______。C.以下数中最大的数是______。A.()2B.(227)8C.(96)16D.(143)10计算机问世到现在,新式机器不停革故鼎新,不论如何更新,依旧保有“储存程序”的观点,最早提出这类观点的是______。A.巴贝奇B.冯.诺依曼C.帕斯卡D.贝尔9.在CPU中,追踪后继指令地指的寄存器是______。A.指令寄存器B.程序计数器C.地点寄存器D.状态条件寄存器10.Pentium-3是一种______。位办理器位办理器C.准16位办理器位办理器三种集中式总线控制中,______方式对电路故障最敏感。A.链式查问B.计数器准时查问C.独立恳求外储存器与内储存器对比,外储存器______。A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13.一个256K×8的储存器,其地点线和数据线总和为______。.18C货仓寻址方式中,设A为累加器,SP为货仓指示器,MSP为SP指示的栈顶单元。假如进栈操作的动作次序是(A)→MSP,(SP)-1→SP。那么出栈操作的动作次序应为______。A.(MSP)→A,(SP)+1→SPB.(SP)+1→SP,(MSP)→AC.(SP-1)→SP,(MSP)→AD.(MSP)→A,(SP)-1→SP15.当采纳______对设施进行编址状况下,不需要特意的I/O指令组。A.一致编址法B.独自编址法C.二者都是D.二者都不是16.下边有关“中止”的表达,______是不正确的。A.一旦有中止恳求出现,CPU立刻停止目前指令的履行,转而去受理中止恳求CPU响应中止时暂停运转目前途序,自动转移到中止服务程序中止方式一般合用于随机出现的服务为了保证中止服务程序履行完成此后,能正确返回到被中止的断点持续履行程序,一定进行现场保留操作下边表达中,______是正确的。A.总线必定要和接口相连B.接口必定要和总线相连C.通道能够代替接口D.总线一直由CPU控制和管理在下述指令中,I为间接寻址,______指令包含的CPU周期数最多。30C.STAI3121设寄存器位数为8位,机器数采纳补码形式(含一位符号位)。对应于十进制数-27,寄存器内为______。某储存器芯片的储存容量为8K×12位,则它的地点线为____。.12C二.填空题(每空1分,共20分)1.计算机软件一般分为两大类:一类叫,另一类叫。操作系统属于类。2.一位十进制数,用BCD码表示需位二进制码,用ASCII码表示需位二进制码。主储存器容量往常以KB表示,此中K=;硬盘容量往常以GB表示,此中G=。RISC的中文含义是,CISC的中文含义是。主储存器的性能指标主假如储存容量、、和。因为储存器芯片的容量有限,所过去往需要在和双方面进行扩大才能知足实质需求。指令寻址的基
本文档为【计算机组成原理试题库】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
个人认证用户
飞行小兔
本人从事会计工作多年,精通会计金融业务。
格式:doc
大小:1MB
软件:Word
页数:51
分类:
上传时间:2023-02-24
浏览量:0