首页 CPLD & FPGA 数字系统的设计及应用

CPLD & FPGA 数字系统的设计及应用

举报
开通vip

CPLD & FPGA 数字系统的设计及应用nullCPLD/FPGA数字系统的设计及应用CPLD/FPGA数字系统的设计及应用主讲人:聂彦伟内容安排内容安排EDA技术简介及CPLD/FPGA基础知识 CPLD/FPGA的结构与应用 MAXPLUS II 软件的学习和使用方法 工程实例应用举例 EDA技术简介EDA技术简介EDA(Electronic Design Automation )技术及其发展EDA技术的特点EDA技术的特点高层综合和优化 采用硬件描述语言进行设计 开放性和标准化数字系统的实现方式数字系统的实现方式可编程逻辑器件(PLD) ...

CPLD & FPGA 数字系统的设计及应用
nullCPLD/FPGA数字系统的 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 及应用CPLD/FPGA数字系统的设计及应用主讲人:聂彦伟内容安排内容安排EDA技术简介及CPLD/FPGA基础知识 CPLD/FPGA的结构与应用 MAXPLUS II 软件的学习和使用方法 工程实例应用举例 EDA技术简介EDA技术简介EDA(Electronic Design Automation )技术及其发展EDA技术的特点EDA技术的特点高层综合和优化 采用硬件描述语言进行设计 开放性和 标准 excel标准偏差excel标准偏差函数exl标准差函数国标检验抽样标准表免费下载红头文件格式标准下载 化数字系统的实现方式数字系统的实现方式可编程逻辑器件(PLD) 采用PLD器件,用户只要对它编程就可以实现所需要的功能,而且可以反复修改,反复编程,直到完全满足要求,具有其他方法无可比拟的方便性和灵活性。 专用集成电路(ASIC) 采用全定制法可以设计出高速度、低功耗、省面积的芯片,但是设计的风险大、周期长,设计成本高,只适用于对性能要求很高或批量很大的芯片。null按编程特点分类:按编程次数分类 :1、一次性编程器件(OTP) 2、可多次编程器件 按编程工艺分类 :1、熔丝方式 2、反熔丝方式 3、紫外擦除、电编程方式 4、电擦除、电编程方式 5、采用SRAM结构可编程逻辑器件的分类 null可编程逻辑器件的分类 按集成密度分类 PLD设计流程PLD设计流程一、设计输入(原理图/HDL文本编辑) 1、 图形输入 2、HDL文本输入 使用某种硬件描述语言(HDL)的电路设计文本,如VHDL或Verilog的源程序,进行编辑输入。 PLD设计流程PLD设计流程二、 综合 整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 文件。 三、适配 将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件,如JEDEC、Jam格式的文件。 PLD设计流程PLD设计流程四、仿真 五、编程下载 六、硬件测试 null原理图/VHDL文本编辑综合FPGA/CPLD 适配FPGA/CPLD 编程下载FPGA/CPLD 器件和电路系统时序与功能 门级仿真1、功能仿真 2、时序仿真逻辑综合器结构综合器1、isp方式下载 2、JTAG方式下载 3、针对SRAM结构的配置 4、OTP器件编程 功能仿真PLD设计流程常用的EDA设计工具 常用的EDA设计工具 2、设计输入工具 HDL Designer Series、Ultra Edit 等 5 、下载器6 、常用的其他EDA工具 Protel 99、SPICE 等1、常用的集成CPLD/FPGA开发工具 MAX+Plus II、ISE 等4 、仿真器 Modelsim、Cadence、Synopsys 等MAX+Plus II 的使用 MAX+Plus II 的使用 1、设计输入5 、下载3 、仿真2 、编译4 、适配6 、硬件测试MAX+Plus II 实例应用一 MAX+Plus II 实例应用一 题目:流水灯的设计VccR输入MAX+Plus II 实例应用一 MAX+Plus II 实例应用一 所需器件:74LS161 4位二进制同步计数器74LS138 三线八线译码器MAX+Plus II 实例应用二 MAX+Plus II 实例应用二 超声实时控制系统:背景MAX+Plus II 实例应用二MAX+Plus II 实例应用二MAX+Plus II 实例应用二 MAX+Plus II 实例应用二 MAX+Plus II 实例应用二 MAX+Plus II 实例应用二 MAX+Plus II 实例应用二MAX+Plus II 实例应用二门选通模块 计数使能模块 计数模块 上位机接口模块MAX+Plus II 实例应用二MAX+Plus II 实例应用二MAX+Plus II 实例应用二MAX+Plus II 实例应用二
本文档为【CPLD & FPGA 数字系统的设计及应用】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_693576
暂无简介~
格式:ppt
大小:204KB
软件:PowerPoint
页数:0
分类:互联网
上传时间:2010-04-27
浏览量:16