关闭

关闭

关闭

封号提示

内容

首页 数电电子钟19周ppt.ppt

数电电子钟19周ppt.ppt

数电电子钟19周ppt.ppt

上传者: 青春洒落了一地悲凉 2013-12-28 评分 0 0 0 0 0 0 暂无简介 简介 举报

简介:本文档为《数电电子钟19周pptppt》,可适用于高等教育领域,主题内容包含数字电子技术课程设计多功能电子时钟设计指导老师:余发军原理了解清楚设计内容。方案设计:画出原理草图。教师检查通过原理设计。原理及连线图绘制仿真结果正符等。

数字电子技术课程设计多功能电子时钟设计指导老师:余发军原理了解清楚设计内容。方案设计:画出原理草图。教师检查通过原理设计。原理及连线图绘制仿真结果正确。安装实际电路。调试功能实现。教师检查及答辩。完成设计报告。课程设计报告内容)题目:多功能电子时钟设计)设计任务及技术指标)设计步骤和方法)设计内容及原理:每一部分有原理介绍元件介绍原理图参数要标注清楚分频、计数部分的波形图也要求画出(六十进制时序图和二十四进制时序图)。注:如果有其他创新设计思路但由于实验条件有限而无法在本次实验中实现可将具体设计思路在实验报告中体现。)安装与调试(分仿真实现、实际电路实现))所用仪器和设备:按实际操作时所用元件来写。)附录:电路图、元器件表、参考文献。课程设计报告内容图纸要求:图纸要求:)原理图(草图)要清楚标注元件参数)正式原理图、接线图:数字钟A)要求用统一格式封面)使用课程设计报告专用纸。)图要均匀分布合理布局。设计一台具有显示“时”“分”“秒”十进制数的电子钟时钟以小时为一计数周期具有“时”、“分”校时功能整点报时功能。要求报时声音四低一高最后一响为整点。二、设计任务及技术指标一、题目:多功能电子时钟设计多功能电子时钟及计时系统的设计主要电路采用中小规模TTL(CMOS)集成电路。用CD或(和LS)定时器设计一脉冲发生器fHZ,并由此产生秒脉冲。计数器使用CD(LS)芯片。显示器件LED显示译码芯片CD或LSLS。电源全部V。计算机仿真实现电子钟功能。实验版上安装实际电路实现电子钟功能。三、要求电子钟课程设计方框图四、电子钟组成及原理振荡器分频CD外接电阻电容(KΩ,KΩ,μF)外接电阻电容(KΩ,KΩ,μF)产生KHz脉冲再用或LS分频HZ分频构成分频HZHZ分频分频HZHZHZHZ计数器计数器秒计数器:……进制。分计数器:……进制。小时计数:……进制。进制计数器进制计数器译码显示电路是一种与共阴极数字显示器配合使用的集成译码器。bcdagfeABCDLTBILE校时电路校“时”要求:“分”和“秒”计数器停止计数“分”和“秒”计数器清零。“分”和“秒”计数器正常计数。校“分”要求:“秒”计数器停止计数或清零不能向“时”计数器送进位信息。)开关控制S校时S校分)校时校分以秒脉冲计数)不校时正常计数。方法一方法二整点报时电路:数字钟显示整点时能及时报时每当“分”和“秒”计数器技术到分秒时驱动音响电路在十秒钟内自动发出次鸣叫声要求每一秒鸣叫一次每次叫声持续一秒而且前四声低最后一声高以最后一声高音结束的时刻为正点时刻。设声低音(约Hz)分别发生在分秒、秒、秒及秒最后一声高音(约kHz)发生在分秒它们的持续时间均为秒。由表可得注意事项显示译码器CD:软件仿真时引脚要接高电平实际接线时要接地双十进制计数CD:仿真时不用的清零端引脚和可悬空实际接线时清零端必须接地仿真时和下降沿脉冲不好用可使用和上升沿脉冲实际接线时为节省非门可用和下降沿脉冲而将不用的和上升沿脉冲接地

用户评论(0)

0/200

精彩专题

上传我的资料

每篇奖励 +2积分

资料评价:

/18
1下载券 下载 加入VIP, 送下载券

意见
反馈

立即扫码关注

爱问共享资料微信公众号

返回
顶部