首页 PCB布线原则

PCB布线原则

举报
开通vip

PCB布线原则 印刷线路板设计指南 本章及随后几章将讨论静电放电引起的系统问题的硬件解决措施。为了便于对系统硬件解决进行讨论,将系统上的静电 放电效应划分成以下三个部分: 1. 静电放电之前静电场的效应 2. 放电产生的电荷注入效应 3. 静电放电电流产生的场效应 尽管印刷线路板(PWB,通常也称之为 PCB)的设计会对上述三种效应都产生影响,但是主要是对第三种效应产生影 响。下面的讨论将针对第三条所述的问题给出设计指南。 通常,源与接收电路之间的场耦合可以通过下列方式之一减小 (这些通用方法也会在其它...

PCB布线原则
印刷线路板设计指南 本章及随后几章将讨论静电放电引起的系统问 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 的硬件解决 措施 《全国民用建筑工程设计技术措施》规划•建筑•景观全国民用建筑工程设计技术措施》规划•建筑•景观软件质量保证措施下载工地伤害及预防措施下载关于贯彻落实的具体措施 。为了便于对系统硬件解决进行讨论,将系统上的静电 放电效应划分成以下三个部分: 1. 静电放电之前静电场的效应 2. 放电产生的电荷注入效应 3. 静电放电电流产生的场效应 尽管印刷线路板(PWB,通常也称之为 PCB)的设计会对上述三种效应都产生影响,但是主要是对第三种效应产生影 响。下面的讨论将针对第三条所述的问题给出设计指南。 通常,源与接收电路之间的场耦合可以通过下列方式之一减小 (这些通用方法也会在其它讨论场的章节中提到): 1. 在源端使用滤波器以衰减信号 2. 在接收端使用滤波器以衰减信号 3. 增加距离以减小耦合 4. 降低源和/或接收电路的天线效果以减小耦合 5. 将接收天线与发射天线垂直放置以减小耦合 6. 在接收天线与发射天线之间加屏蔽 7. 减小发射及接收天线的阻抗来减小电场耦合 8. 增加发射或接收天线之一的阻抗来减小磁场耦合 9. 采用一致的、低阻抗参考平面(如同多层 PCB板所提供的)耦合信号,使它们保持共模方式 在具体设计中,如电场或磁场占主导地位,应用方法 7和 8就可以解决。然而,静电放电一般同时产生电场和磁场,这 说明方法 7将改善电场的抗扰度,但同时会使磁场的抗扰度降低。方法 8则与方法 7带来的效果相反。所以,方法 7和 8 并不是完善的解决 方案 气瓶 现场处置方案 .pdf气瓶 现场处置方案 .doc见习基地管理方案.doc关于群访事件的化解方案建筑工地扬尘治理专项方案下载 。不管是电场还是磁场,使用方法 1 ~ 6与 9都会取得一定的效果,但 PCB设计的解决方法主要取 决于方法 3 ~ 6和 9的综合使用。 下面详细阐述通过方法 3 ~ 6和 9解决问题的六条实践法则及其原因所在。 一、保持环路面积最小 任意一个电路回路中有变化的磁通量穿过时,将会在环路内感应出电流。电流的大小与磁通量成正比。较小的环路中 通过的磁通量也较少,因此感应出的电流也较小,这就说明环路面积必须最小。应用这一经验的困难之处是如何找到环路。 每个人都知道图 16中所示的环路,但要正确识别图 17中所示的环路则比较困难。 图 16 简单的 PCB回路 图 17 电源线与地线构成的 PCB回路 与其试着去找出所有可能的环路,还不如采取下列步骤来减小环路面积: A、 电源线与地线应紧靠在一起以减小电源和地间的环路面积。图 18示例说明了电源线与地线同集成电路连接的 几种不同方法。 图 18 电源与地形成的环路面积的减小 B、多条电源及地线应连接成网格状。图 19和图 20说明了这一点:在这个典型的 PCB设计中,PCB的一面布垂直 线,而另一面则布水平线(此图中仅画出地线)。 如图 19所示,这个典型的地线结构会使环路面积很大,可以在双面 板上添加一些连接线以减小环路面积,如图 20所示。网格构成的环路面积小得多,这将使感应电流很低,出现问题的可能 性也较小。插在底板(或母板)PCB上的 PCB板,应该有多个地线和电源线节点,且在连接器长度方向上均匀布置。这将 有利于减小整个系统的环路面积。 图 19 典型的 PCB地线结构 图 20 地线网格 上述步骤 A和 B既可减小电源与地之间的环路面积,同时也可减小环路天线的效能,下面讲的步骤 C和 D将降低天 线及信号线的效率。 C、 并联的导线必须紧紧地放在一起,最好仅使用一条粗导线。图 21 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 明了这一原则。这就是说,地平面不应有大 的开口,因为这些开口如同平行导线一般,其作用等同于环路天线。 图 21 缩短平行路径 D、 信号线应与地线应紧挨着放在一起。在每根信号线的旁边安排一条地线。不过,这也许会产生很多平行地线。为 了避免这个问题,如前所述,可采用地平面或地线网格,而不采用单条地线。一个例子如图 22所示。在这里,假设由于某 种原因信号线不能移动。 图 22 信号线与地线紧挨着布线 可在与信号线相对的一面上布置地线面,如图 23所示。实际上,将空余 PCB部分填以地线面是个好办法 。 图 23 信号线与地线或地平面的分层布线 E、 特别敏感的器件之间的较长的电源线或信号线应每隔一定间隔与地线的位置对调一下。对调的含义是将一 根 导线从上移到下面,或从左边移到右边,另一根导线则做相反的调整。图 24表明了这种方法与减小环路面积 的等同效果: 对调有关导线后,只有较小的环路存在。 F、 在电源线与地线间安装高频旁路电容。因为在静电放电较低的频率段,旁路电容的阻抗较低,在这些频率 处, 旁路电容能有效减小电源与地间的环路面积。然而,在静电放电较高的频率段,由于寄生电感的影响,即使 是高频电容, 其作用也很有限。 当然,电源线与地线彼此靠得越近,滤波电容的效果就越不明显。因为环路面积已经足够小了。图 25和 26说明了这种效果。即使在每个元件旁边都安装旁路电容器,图 25中的电路仍有很大的环路面积。 图 25 安装旁路电容器的大环路面积 图 26 安装旁路电容的小环路面积 图 26中所示的电路,由于将电源线与地线紧挨着放在一起布置,使得环路面积大大减小。然而,即使将电源线与地线 并列分布,较长的导线仍会导致较大的环路面积。 二、使导线长度尽量短 天线要具有较高的效率,其长度必须是波长 很大的一部分。这就是说,较长的导线将有利于接收静电放电脉冲产生的更多的频率成份;而较短的导线只能接收较少的频 率成分。因此,短导线从静电放电产生的电磁场中接收并馈入电路的能量较少。 使导线尽可能短是一个比是环路面积尽 量小更容易实现的措施。因为它不象信号环路那样不容易识别,环路面积的尽可能小不可能立即看到,而导线的长短则是很 显然的。有关设计步骤如下: a) 使所有元件紧靠在一起,PCB设计人员不应将元件过于分散而占用更多的面积; b) 在相关的元件组,相互之间具有很多互连线的元件应彼此靠得很近。例如,I/O器件是与 I/O连接器尽量靠得近些; c) 如 有可能的话,从线路板的中心馈送电源或信号,而不要从线路板边缘馈送,如图 27所示,中间的馈送信号使大多数元件的 连线最短。当线路板为正方形时,这样做的效果最明显,当线路板狭长时,效果则不很明显。但只要可能,还是应该尽量这 样做。 前面提出的 PCB设计规则主要针对静电放电电流产生的场效应。但值得注意的是,前面介绍的降低天线效率的 方法,这也有助于防止共模噪声转化成会带来更大麻烦的差模噪声,这在本章开始列出的一般性方法的第 9条中已提及过。 之所以有这样的效果,是因为前述的各种步骤都有助于减小各种 PCB回路的阻抗差异。例如,规则一中的步骤 D特别有用, 因为这样处理会使信号线与相关地线的回路阻抗几乎相等。因此,串入到这两条路径中的共模噪声在幅度上也很接近,产生 的差模噪声极小。另外,PCB设计也能采取措施减小由于静电场和电荷注入所带来的问题。下面讲述的规则就与这个问题 有关,你会发现有几个规则与前述规则相同。 三、尽可能在 PCB上使用完整的地线面(建议采用多层板) 前面已提 到过,地线面有助于减小环路面积,同时也降低了接收天线的效率。地线面作为一个重要的电荷源,可抵消静电放电源上的 电荷,这有利于减小静电场带来的问题。PCB地线面也可作为其对面信号线的屏蔽体(当然,地线面的开口越大,其屏蔽 效能就越低)。另外,如果发生放电,由于 PCB板的地平面很大,电荷很容易注入到地线面中,而不是进入到信号线中。 这样将有利于对元件进行保护,因为在引起元件损坏前,电荷可以泄放掉。(然而,即使泄放到地的电荷也可能损坏器件, 应采取措施加以避免) 四、加强电源线和地线之间的电容耦合 电源线与地线间的耦合通过两种方式来实现,这在前面 已经提到过。 A、 使电源线与地线靠得很近,或采用多层 PCB板。这将在电源线和地线间产生更多的寄生电容。 B、 在电源线与地线之间接入高频旁路电容(电容组合方式可适用于静电放电频率较低和较高的场合)。电源线与地线间的耦合 将有助于减小电荷注入问题。两个物体之间由各个物体上电荷量的差异造成的电压取决于两者(V=Q/C)间的电容。如果 X 库仑的电荷注入到电源线中,就会在电源线和地线间产生 Y伏的电压。如果电源线与地线间的电容增加一倍,X库仑的电 荷将仅仅产生 Y/2伏的电压。当然,这个较小的电压造成损坏的可能性也相应减小。 五、隔离电子元件与静电放电电荷源 在静电放电效应的讨论中,曾指出注入到电子仪器中的电荷可通过隔离来解决。对于 PCB设计,这主要指将电子仪器与可 能的电荷源隔离开,也与连接器端口或感应电流趋于集中的信号线相隔离。可采取以下两个步骤来进行隔离: A、 使 电子元件与 PCB走线远离会暴露在静电放电中的 PCB部分(例如,操作人员可直接触摸到的地方)。 B、 使电子元件 和 PCB走线远离会暴露在静电放电中的任意一个金属物体(包括螺钉、机架、连接器外壳等)。后一个要求小于下面的设 计规则相关联。 六、PCB上的机壳地线的阻抗要低,隔离要好 尽管 PCB轨线上的阻焊层有利于隔离 PCB走线,但阻 焊层可能会导致插针孔发生电弧。 A、 隔离机壳地线的最好方法是使之远离电子仪器。另外,如果机壳地线的阻抗很 低,静电放电电流易于通过,就不会发生电弧。当然,如此迅速的电荷泄放会产生更强的场,但这比电荷通过电弧直接注入 到电路中好得多。 B、 机壳地线的长度不能超过其宽度的四或五倍。比这个比例更宽的地线仅能使其阻抗(电感)稍 微减小,但是更窄的地线却会使其阻抗大幅度增加。这个长宽比例意味着机壳地线必须很短才行,否则当地线增长时,其宽 度要很宽。 设计规则的优先级 至此,关于防止静电放电危害的 PCB设计技术的讨论已告一段落。当然,有些时候, 这些规则不能全部满足。这时,必须有意识地对一些东西进行取舍。本章开始部分提出三类潜在的静电放电危害可用于确定 处理静电放电问题的一般顺序。通常是采用以下顺序来进行考虑: 1、 防止电荷注入到系统电路,因为这会造成损坏电 路。 2、 防止静电放电电流产生的场带来的问题。 3、 防止静电场。 所幸的是,这些规则的大部分都是兼容的, 在典型的 PCB设计中,所有的问题都可以得到很好的解决。 PCB设计指南总结 对于静电放电问题的解决方案,可按 以下十二条规则来进行(按优先顺序排列): 1、 PCB上的非绝缘机壳地线必须与其他走线相距至少 2.2毫米。这适用 于连接到机壳地上的所有物体,包括轨线; 2、 机壳地线的长度不应超过其宽度的五倍; 3、 使未绝缘的电路与操 作人员可触摸到的 PCB区域或未接地的金属物体相隔至少 2厘米以上; 4、 电源线与地线要么并排平行地放在 PCB的 同一层上,要么放在相邻的两层; 5、 地平面和地线必须连成网格状。在任意一个方向上,垂直地线与水平地线至少每 隔 6厘米连接一次。尤其是双面 PCB板,也就是说,PCB板的第一层可以布水平的地线,而第二层可布垂直的地线,必须 至少每隔 6厘米放置一个过孔以将两者相连(当然,在小于 6厘米的地方进行连接是更好的,地平面比地线网格要好一些); 6、 所有信号线必须在地线面边缘或地线以内 13毫米以上。地线既可以布在与信号线相同的层,也可布在与之 紧挨 着的层上。如果信号线的长度达到 30厘米或其以上,则必须在其旁边放置一根地线,在信号线上方或其 相邻面上放 置地线也是可以的; 7、 电源线与地线之间跨接的旁路电容器,彼此之间的距离不能大于 8厘米(这样每片集成块可能 会有多个旁路 电容相连); 8、 相互之间连线较多的元件要靠在一起; 9、 所有元件必须尽可能靠近 I/O连 接器(注意,首先应满足第 3条); 10、将 PCB的空余部分全部填以地线(应注意在每隔 6厘米的地方进行连接以产 生地线网格); 11、如可能的话,将馈送电源线或信号线从 PCB板的边缘中心处引出,而不应从某一个角上引出来。 12、对于特别敏感且较长的信号线(30厘米或更长),应每隔一定间隔与其地线对调。 注意:这些设计规则必须应用 到系统内的所有 PCB板上(例如主板及插在上面的板卡)。例如,当应用第 2条时,机壳地线长度包括母板与子板所有地 线的长度之和。
本文档为【PCB布线原则】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_555527
暂无简介~
格式:pdf
大小:1MB
软件:PDF阅读器
页数:6
分类:互联网
上传时间:2009-08-05
浏览量:33