MAX264中文资料及其程控滤波器电路图
MAX264的结构及性能
MAX264的结构
MAX264的结构主要由两个独立的滤波单元、分频单元、f0逻辑单元、Q逻辑单元及模式设置单元等电路组成。主要特性描述如下:
1、滤波器设计软件化
2、中心频率32阶可控
3、Q值128阶可控
4、Q值与f0独立可编程
5、f0可达140KHz
6、支持+5V和士5V两种供电方式
MAX264 的引脚说明
芯片诸引脚功能如下(括号内数字为引脚号):
V+(10):供电正极, 并接旁路电容尽量靠近该脚
V-(18):供电负极, 并接旁路电容尽量靠近该脚
GND(19):模拟地
CLKA(13):A单元元时钟输人, 该时钟在芯片内部被二分频
CLKB(14):B单元时钟输人, 该时钟在芯片内部被二分频
OSC OUT(20):连至晶体, 组成晶振电路(若接时钟信号时, 该脚不连)
INA,INB(5,1):滤波器输人
BPA,BPB(3,27): 带通输出
LPA,LPB(2,28):低通输出
HPA,HPB(4,26):高通、带陷、全通输出
M0,M1(8,7):模式选择,+5V高,-5V低
F0-F4(24,17,23,12,11):时钟与中心频率比值(FCLK/f0)编程端
Q0-Q6(15,16,21,22,25,6,9):Q编程端。
对M0、M1两个管脚编程可使芯片工作于模式1、2、3、4几种方式,
对应的功能如
表
关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf
1所示。时钟与中心频率比值与编码对应如表2所示。
模式1:当我们要实现全极点低通或带通滤波器如切比雪夫、巴特沃斯滤波器时这种模式是很有用的, 有
时该模式也用来实现带陷滤波器, 但由于相关零极点位置固定, 使得用作带陷时受到限制。
模式2:模式用于实现全极点低通和带通滤波器, 与模式1相比该模式的优点就是提高了Q值而降低了输出
噪声,该模下fclk/f0是模式1的1/厂2(根号二分之一),这样就延宽了截止频率;
模式3:只有该模式下可实现高通滤波器, 该模式下最高时钟频率低于模式1;
模式4:只有该模式下才可以实现全通滤波器。
表2 时钟与中心频率比值与编码对应
在设计中,首先根据所需的频率响应特性, 确定出品质因数(Q)及截止频率, 由 Q 值进而确定 N 出值:
Q=64/(128-N) 模式1,3 , 4时;
Q=90.51/(128-N) 模式 2 时;
也可以由 Q 值查表3 得出 N,得到后, 进而可以求出fclk/f0值:
fclk/f0=兀(N+13) 模式1, 3, 4时;注:兀 读 pai 值取3.14
fclk/f0=兀(N+13)/厂2 模式 2 时 (注:1/厂2:根号二分之一);
因为时钟频率fclk是已知的, 所以即可求出f0。由图2为低通、带通、高通时通带示意图, 几种情形下的参数对应式如下:
相关计算公式:
表3 由Q值查表计算N,计算公式在本文中部。
系统设计采用引脚可编程滤波器MAX264实现低通或高通滤波器,如图所示(衰减放大网络略)。电路设计采用单极性输入模式,其输入电压范围0 V~5 V,调理电路应将信号调理至其输入范围。调理过程:信号首先经过衰减网络使其峰-峰值为-2.5 V~+2.5 V,再由加法器将信号调节为0 V~5 V,滤波后,减法器将信号变为-2.5 V~+2.5 V,放大网络补偿平衡衰减,最后输出至有效值来转换电路。