首页 多功能数字钟的设计与仿真

多功能数字钟的设计与仿真

举报
开通vip

多功能数字钟的设计与仿真多功能数字钟的设计与仿真 武汉理工大学《数字电子技术》课程设计说明书 课程设计任务书 学生姓名: 贺嘉聪 专业班级: 电信0804 指导教师: 孟哲 工作单位: 信息工程学院 题 目: 多功能数字钟的设计仿真与制作 初始条件: 利用集成译码器、计数器、定时器、数码管、脉冲发生器和必要的门电路等数字器件实现系统设 计。(也可以使用单片机系统设计实现) 要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求) 1、课程设计工作量:1周内完成对多功能数字钟的设计、仿真、装配与调试。 2、...

多功能数字钟的设计与仿真
多功能数字钟的设计与仿真 武汉理工大学《数字电子技术》课程设计说明书 课程设计任务书 学生姓名: 贺嘉聪 专业班级: 电信0804 指导教师: 孟哲 工作单位: 信息工程学院 题 目: 多功能数字钟的设计仿真与制作 初始条件: 利用集成译码器、计数器、定时器、数码管、脉冲发生器和必要的门电路等数字器件实现系统设 计。(也可以使用单片机系统设计实现) 要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求) 1、课程设计工作量:1周内完成对多功能数字钟的设计、仿真、装配与调试。 2、技术要求: 错误~未找到引用源。? 设计一个数字钟。要求用六位数码管显示时间,格式为00:00: 00。 错误~未找到引用源。?具有60进制和24进制(或12进制)计数功能,秒、分为60进 制计数,时为24进制(或12进制)计数。 ?有译码、七段数码显示功能,能显示时、分、秒计时的结果。 ?设计提供连续触发脉冲的脉冲信号发生器, ?具有校时单元、闹钟单元和整点报时单元。 ?确定设计 方案 气瓶 现场处置方案 .pdf气瓶 现场处置方案 .doc见习基地管理方案.doc关于群访事件的化解方案建筑工地扬尘治理专项方案下载 ,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画 出总体电路原理图,阐述基本原理。 3、查阅至少5篇参考文献。按《武汉理工大学课程设计工作 规范 编程规范下载gsp规范下载钢格栅规范下载警徽规范下载建设厅规范下载 》要求撰写设计 报告 软件系统测试报告下载sgs报告如何下载关于路面塌陷情况报告535n,sgs报告怎么下载竣工报告下载 书。全 文用A4纸打印,图纸应符合绘图规范。 时间安排: 1) 2010 年 6 月 26~27 日,查阅相关资料,学习设计原理。 2) 2010 年 6 月 28~30 日, 方案选择和电路设计仿真。 3) 2010 年 7 月 1~3 日, 电路调试和设计说明书撰写。 4) 2010 年 7 月 4 日上交课程设计成果及报告,同时进行答辩。 指导教师签名: 年 月 日 系主任(或责任教师)签名: 年 月 日 课设答疑地点:鉴主13楼电子科学与技术实验室。 武汉理工大学《数字电子技术》课程设计说明书 目 录 1绪论„„„„„„„„„„„„„„„„„„„„„„„„„„1 2 Proteus软件介绍„„„„„„„„„„„„„„„„„„„„„„„„„„2 3数字钟的原理框图„„„„„„„„„„„„„„„„„„„4 4电路的设计„„„„„„„„„„„„„„„„„„„„„„„5 4.1主体电路的设计„„„„„„„„„„„„„„„„„„„„„„„„5 4.1.1秒脉冲电路的设计„„„„„„„„„„„„„„„„„„„„5 4.1.2计时及状态转换功能的实现„„„„„„„„„„„„„„„„„„„„6 4.1.3译码与显示电路的设计„„„„„„„„„„„„„„„„„„„„8 4.1.4校时电路的设计„„„„„„„„„„„„„„„„„„„„10 4.1.5主体电路图„„„„„„„„„„„„„„„„„„„„11 4.2功能扩展电路的设计„„„„„„„„„„„„„„„„„„„„„„„„12 4.2.1定时控制电路的设计„„„„„„„„„„„„„„„„„„„„12 4.2.2整点报时电路的设计„„„„„„„„„„„„„„„„„„„„15 4.3整体电路的设计„„„„„„„„„„„„„„„„„„„17 5整体电路的仿真„„„„„„„„„„„„„„„„„„„„19 6电路功能测试以及常见问题解决本法„„„„„„„„„„„„„„„„„„„„„20 6.1电路功能测试„„„„„„„„„„„„„„„„„„„„„„„„„„„20 6.2常见问题解决办法„„„„„„„„„„„„„„„„„„„„„„„„„„2 0 7元件清单„„„„„„„„„„„„„„„„„„„„„„21 8 心得体会„„„„„„„„„„„„„„„„„„„„„„„„„„„„22 9参考文献„„„„„„„„„„„„„„„„„„„„„„„„„„„„„„„23 2 武汉理工大学《数字电子技术》课程设计说明书 多功能数字钟的设计 1.绪论 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,并且可以实现更多的功能,如:定时控制、整点报时、闹钟、触摸报整点时数等,在现实生活中,各种数字钟已得到了非常广泛的使用。数字钟的设计方法有许多种,例如,可用中小规模集成电路组成数字钟,也还可以利用单片机来实现数字钟等。这些方法都各有其特点,其中利用中小规模集成电路组建数字钟,原理简单,但由于集成电路集成度有限,对于需要实现较多功能的电路设计比较复杂,对于制作者焊接和布线有较高的要求。用单片机实现的电子钟具有结构简单,并便于功能的扩展,但需要涉及到汇编以及C语言编写程序,对设计者有较高的要求。本 钟。 次设计为用中小规模集成电路组成数字 1 武汉理工大学《数字电子技术》课程设计说明书 2.Proteus软件介绍 Proteus软件是一种低投资的电子设计自动化软件,提供可仿真数字和模拟、交流和直流等数千种元器件和多达30多个元件库。Proteus软件提供多种现实存在的虚拟仪器仪表。此外,Proteus还提供图形显示功能,可以将线路上变化的信号,以图形的方式实时地显示出来。这些虚拟仪器仪表具有理想的参数指标,例如极高的输入阻抗、极低的输出阻抗,尽可能减少仪器对测量结果的影响,Proteus软件提供丰富的测试信号用于电路的测试。这些测试信号包括模拟信号和数字信号。提供Schematic Drawing、SPICE仿真与PCB设计功能,同时可以仿真单片机和周边设备,可以仿真51系列、AVR、PIC等常用的MCU,并提供周边设备的仿真,例如373、led、示波器等。Proteus提供了大量的元件库,有RAM、ROM、键盘、马达、LED、LCD、AD/DA、部分SPI器件、部分IIC器件,编译方面支持Keil和MPLAB等编译器。一台计算机、一套电子仿真软件,在加上一本虚拟实验教程,就可相当于一个设备先进的实验室。以虚代实、以软代硬,就建立一个完善的虚拟实验室。在计算机上学习电工基础,模拟电路、数字电路、单片机应用系统等课程,并进行电路设计、仿真、调试等。 1)proteus 的工作过程 运行proteus 的ISIS 程序后,进入该仿真软件的主界面。在工作前,要设置view 菜单下的捕捉对齐和system下的颜色、图形界面大小等项目。通过工具栏中的p(从库中选择元件命令)命令,在pick devices 窗口中选择电路所需的元件,放置元件并调整其相对位置,元件参数设置,元器件间连线,编写程序;在source 菜单的Definecode generation tools 菜单命令下,选择程序编译的工具、路径、扩展名等项目;在source 菜单的Add/removesource files 命令下,加入单片机硬件电路的对应程序;通过debug 菜单的相应命令仿真程序和电路的运行情况。 2)Proteus 软件所提供的元件资源Proteus 软件所提供了30 多个元件库,数千种元件。元件涉及到数字和模拟、交流和直流等。 3)Proteus 软件所提供的仪表资源 对于一个仿真软件或实验室,测试的仪器仪表的数量、类型和质量,是衡量实验室是否合格的一个关键因素。在Proteus 软件包中,不存在同类仪表使用数量的问题。Proteus 还提供了一个图形显示功能,可以将线路上变化的信号,以图形的方式实时地显示出来,其作用与示波器相似但功能更多。 2 武汉理工大学《数字电子技术》课程设计说明书 4)Proteus 软件所提供的调试手段 Proteus 提供了比较丰富的测试信号用于电路的测试。这些测试信号包括模拟信号和数字信号。对于单片机硬件电路和软件的调试,Proteus 提供了两种方法:一种是系统总体执行效果,一种是对软件的分步调试以看具体的执行情况。 对于总体执行效果的调试方法,只需要执行debug 菜单下的execute 菜单项或F12 快捷键启动执行,用debug菜单下的pause animation 菜单项或pause 键暂停系统的运行;或用debug 菜单下的stop animation 菜单项或shift-break 组合键停止系统的运行。其运行方式也可以选择工具栏中的相应工具进行。 对于软件的分步调试,应先执行debug 菜单下的start/restart debugging 菜单项命令,此时可以选择stepover 、step into 和 step out 命令执行程序(可以用快捷键F10、F11 和ctrl+F11),执行的效果是单句执行、进入子程序执行和跳出子程序执行。在执行了 start / restart debuging 命令后,在debug 菜单的下面要出现仿真中所涉及到的软件列表和单片机的系统资源等,可供调试时 分析 定性数据统计分析pdf销售业绩分析模板建筑结构震害分析销售进度分析表京东商城竞争战略分析 和查看。 3 武汉理工大学《数字电子技术》课程设计说明书 3.数字钟的原理框图 根据设计要求,可建立数字钟系统组成框图,如图3-1所示,数字中电路系统由主体电路和扩展电路两大部分组成,其中,主体电路完成数字钟的基本计数功能,扩展电路完成数字钟的定时、整点报时扩展功能。 时显示器 分显示器 秒显示器 主 体 时译码器 分译码器 秒译码器 定时控制 扩 电展 电 路 路 时计数器 分计数器 秒计数器 整点报时 校时电路 秒脉冲发生器 图3-1 数字钟原理框图 该系统的工作原理是:用振荡器产生的高脉冲信号作为数字钟的秒脉冲发生器,秒脉冲接入秒计数器,秒计数器计满60后向分计数器个位进位,分计数器计满60后向小时计数器个位进位并且小时计数器按照“24翻1”的规律计数。计数器的输出经译码器送显示器。计时与实际时间出现误差时电路可以进行校时、校分。扩展电路的整点报时和闹钟功能必须在主体电路正常运行的情况下才能实现。 4 武汉理工大学《数字电子技术》课程设计说明书 4.电路的设计 4.1主体电路的设计 主体电路是由功能部件和单元电路组成的,在设计这些电路和选择元器件时,尽量选用同类型的元器件,考虑到CMOS集成电路的承受能力,最好选用TTL集成芯片,整个电路选用芯片应尽可能的少。下面介绍各功能部件与单元电路的设计。 4.1.1秒脉冲电路的设计 数字电路中秒脉冲发生器是由振荡器产生的,振荡器是数字钟的核心,振荡器的稳定度及频率的精度决定了数字钟计时的准确程度。一般电路中振荡器可由石英晶体振荡器或者555振荡器构成,下面将分别介绍这两种振荡器。 1)石英晶体振荡器 -1所示,振荡器可由以下石英晶体振荡器构成,石英晶体振荡器震荡频率有石如图4 英晶体的频率决定,石英晶体振荡器具有振荡频率精确度高的特点,但由于其起振是由外界干扰产生的,仿真为理想条件,故仿真中无输出波形,得到波形后,还需再分频已得到所需频率波形。 图4-1 石英晶体振荡器 图4-2 555振荡器 2)555振荡器 如图4-2所示,振荡器由555与R、C组成的多些振荡器,由555多些振荡器振荡频 5 武汉理工大学《数字电子技术》课程设计说明书 1.43率公式可得将C、R、R、R取适当的值即可得到频率为1H的秒f,2910PZ(2)RRRC,,9102p 脉冲。且R具有微调电路工作频率的功能,本电路可产生比较精确的脉冲。 P 本次设计采用555振荡器构成秒脉冲发生器。 4.1.2时分秒计数器的设计 数字钟的计数电路是用两个六十进制计数电路和24进制计数电路实现的。数字钟的计数电路的设计可以用反馈清零法。当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。以60进制为例,当计数器从00,01,02,……,59计数时,反馈门不起作用,只有当第60个秒脉冲到来时,反馈信号随即将计数电路清零,实现模为60的循环计数。 下面将分别介绍60进制分秒计数器和24进制小时计数器。 1)60进制计数器,电路图如图4-3所示 图4-3 60进制计数器 电路由两片74LS90和一个与门构成,分别为60进制计数器的十位和个位,十位为六进制,个位为十进制,两者级联构成60进制计数器。当计数器达到59时,在下一个秒脉冲作用下实现反馈清零,电路重新开始下一轮计数。下面对74LS90集成电路加以说明。 74LS90是二—五—十进制计数器,它有两个时钟输入端CPA和CPB。其中,CPA和 6 武汉理工大学《数字电子技术》课程设计说明书 Q0QQQ321Q0CPB组成一位二进制计数器;CPB和组成五进制计数器;若将与相连接,时 CPA钟脉冲从输入,则构成了8421BCD码十进制计数器。74LS90有两个清零端R0(1)、R0(2),两个置9端R9(1)和R9(2),且均为高电平有效,本次设计即利用清零端实现六进制。74LS90的管脚图如图4-4所示,其BCD码十进制计数时序如表4-5,二—五混合进制计数时序如表4-6。 图4-4 74LS90管脚图 表4-5 BCD码十进制计数时序 表4-6 二—五混合进制计数时序 7 武汉理工大学《数字电子技术》课程设计说明书 2)24进制计数器 用74Ls90设计24进制电路与60进制电路原理基本相同,只是把原来60清零改为目前24清零即可,电路如图4-7所示 图4-7 24进制电路 工作原理与60进制计数部分基本相同,只是当计数器达到23时,在下一个分进位脉冲作用下实现反馈清零,重新开始下一轮计数 4.1.3 译码与显示电路的设计 译码与显示电路如图4-8所示 1413DPYaBI/RBOa2512abRBIb3113cfbLTcg7104dAd195eecBed2156fCf7614[LEDgn]gDg 图4-8 译码与显示电路 74LS48DPY_7-SEG 电路的工作原理:译码是编码的反过程,译码器是将输入的二进制代码翻译成相应的输出信号以表示编码时所赋予原意的电路。常用的集成译码器有二进制译码器、二—十制 8 武汉理工大学《数字电子技术》课程设计说明书 译码器和BCD—7段译码器、显示模块用来显示计时模块输出的结果。 电路中的主要元件及功能介绍: 1)译码器74LS48 译码器是一个多输入、多输出的组合逻辑电路。它的工作是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数字分配,存储器寻址和组合控制信号等。译码器可以分为通用译码器和显示译码器两大类。在本电路中用的译码器是共阴极译码器74LS48,用74LS48把输入的8421BCD码ABCD译成七段输出a-g,再由七段数码管显示相应的数。 74LS48的管脚图如图4-9。在管脚图中,管脚LT、RBI、BI/RBO都是低电平是起作用,作用分别为: LT为灯测检查,用LT可检查七段显示器个字段是否能正常被点燃。 BI是灭灯输入,可以使显示灯熄灭。 RBI是灭零输入,可以按照需要将显示的零予以熄灭。BI/RBO是共用输出端,RBO称为灭零输出端,可以配合灭零输出端RBI,在多位十进制数表示时,把多余零位熄灭掉,以提高视图的清晰度。也可用共阴译码器74LS248,CD4511。 413BI/RBOa512RBIb311LTc710Ad19Be274LS4815Cf614Dg 图4-9 74LS48管脚图 (2)显示器SM421050N 在此电路图中所用的显示器是共阴极形式,阴极必须接地。SM421050N的管脚功能图如图4-10所示 1DPYa 2ab 3cfbg4d 5eec6df7[LEDgn]g DPY_7-SEG 图4-10 SM421050N管脚图 9 武汉理工大学《数字电子技术》课程设计说明书 4.1.4校时电路的设计 校时电路的作用是:当数字钟接通电源或者出现误差时,校正时间。校时是数字钟应具有的基本功能。一般电子表都具有时、分、秒等校时功能。为了使电路简单,在此设计中只进行分和小时的校时。校时电路如图4-11所示。 校时电路工作原理:设计要求电路校时时,应不影响原电路正常工作。当单刀双掷开关SW1拨至上端时,SR触发器输出为“0”,与非门U16:A和U16:B被截止,按钮开关1和按钮开关2产生的脉冲电平被屏蔽,此时电路能正常工作,且校时功能不起作用,此功能可用来防止因错误操作而导致时钟出错。当SW1拨至下端时,SR触发器输出为“1” 与非门U16:A和U16:B打开,在无按钮开关1和按钮开关2产生的脉冲电平时,非门U16:A和U16:B输出“0”,此时电路正常工作,在按钮开关1或按钮开关2按下并松 A和U16:B输出“1”,经过异或门之后,即可产生脉冲,即实现了电路开瞬间,U16: 的校时功能,且不影响电路正常工作。按钮开关1和按钮开关2分别控制时校时和分校时。 图4-11 校时电路 10 武汉理工大学《数字电子技术》课程设计说明书 4.1.5主体电路图 主体电路图如图4-12所示 图4-12 主体电路图 11 武汉理工大学《数字电子技术》课程设计说明书 4.2功能扩展电路的设计 4.2.1定时控制电路的设计 设计要求:电路具有显示闹钟定时时间功能,当电路到达设定的时刻时发出闹钟信号,持续时间为一分钟,一分钟过后,闹钟停止,数字钟继续记时。且具有电路止闹功能,即闹钟时可以是闹钟停止,也可提前将停止闹钟功能,使电路不再闹时。 设计思路:定时电路的控制应有三部分组成,一部分由计数器在外界人工操作下设置闹钟时刻,一部分由锁存电路构成,锁存计数器设置的时刻,第三部分由比较报时电路构成,由设计要求可知,当比较器输入的闹钟的时分与数字钟基本电路的时分时刻相同时比较发出闹钟信号,驱动蜂鸣器或发光二极管发出声或光闹钟信号 1)闹钟时刻设置部分 闹钟部分电路图如图4-13所示 图4-13 闹钟时刻设置电路 工作原理说明:闹钟时刻只有时和分,其工作原理与基本电路的校时电路完全相同。在单刀双掷开关拨至下面时,按钮开关分别控制时和分的定时时刻设置。 12 武汉理工大学《数字电子技术》课程设计说明书 2)锁存部分 锁存部分电路如图4-14所示 图4-14 锁存部分电路 工作原理:锁存器74LS373为八输入锁存器当使能端OE为“0”时且LE为“1”输出Qn等于输入Dn,当OE为“1”时锁存器输出高阻态可以通过开关SW4控制锁存器的片选功能,使显示器显示闹钟定时时刻或者数字钟正常时间。图中当开关拨至上端时,显示正常时间,开关拨至下端时,显示器显示闹钟定时时刻。图4-15和4-16分别为锁存器74LS373的功能表和管脚图。 图4-154LS373功能表 13 武汉理工大学《数字电子技术》课程设计说明书 图4-16 74LS373管脚图。 报时部分 3)比较 比较报时部分电路如图4-17所示 图4-17 比较报时部分电路如图4-17 14 武汉理工大学《数字电子技术》课程设计说明书 工作原理:分别把闹钟定时时刻和始终时刻输入两片比较器74LS85中当且仅当两片输入时和分相等时QA=B输出“1”,此时驱动扬声器发声,发光二极管发光。可持续一分钟,直到时钟秒进位,时钟分钟加1。闹钟到时间时,断开开关,则闹钟停止,次开关可以控制闹钟的断和开。图4-18和4-19分别为锁存器74LS373的管脚图和功能表。 图4-18 74LS373管脚图 图4-19 74LS373功能表 4.2.2整点报时电路的设计 设计要求:要求电路具有整点报时功能,当时钟电路为59分时,从50秒开始,每隔一秒钟响一次直到进位变为00分。 15 武汉理工大学《数字电子技术》课程设计说明书 设计思路:可利用一与门将时钟分59为“1”的输出端与秒十位为5时为“1”的输出端与时钟脉冲信号与在一起,当条件符合时,电路即可以报时,报时信号可以是声音报时和光报时两种。 整点报时电路如图4-20所示 图4-20 整点报时电路 工作原理:在秒脉冲作用下,电路开始正常计数。当计数达到59分50秒时,在秒脉冲作用下,与非门输入全为“1”此时与非门输出“0”,经反相器后输出为“1”,高电平驱动扬声器发出声音,同时发光二极管开始发光,发出整点报时信号。由于接入秒脉冲信号,扬声器发声和发光二极管的工作频率均为1Hz,持续10秒钟后,停止整点报时。图中所用74LS30、74LS08、74LS04管脚图分别如图4-21、4-22、4-23所示。 图4-21 74LS30管脚图 16 武汉理工大学《数字电子技术》课程设计说明书 图4-22 74LS08管脚图 图4-23 74LS04管脚图 4.3整体电路的设计 将以上主体电路和扩展电路经过适当的排列,组合连接为整体电路图,整体电路图如图4-24所示 17 武汉理工大学《数字电子技术》课程设计说明书 图4-24 整体电路图 18 武汉理工大学《数字电子技术》课程设计说明书 5.整体电路的仿真 用Proteus软件绘制好电路图,开始运行,经过多次调试和改装,电路终于能正常运行,并实现设计要求所有功能。图5-1为仿真运行过程中显示部分图。 图5-1 仿真运行过程中显示图 19 武汉理工大学《数字电子技术》课程设计说明书 6.电路功能测试以及常见问题解决本法 6.1电路功能测试 按照设计要求,逐项测试电路功能 1)数字钟计数功能测试:接通电源,在秒脉冲的作用下,电路开始计数,且时、分、 、60、60进制。计数功能符合设计要求。 秒分别为24 2)校时功能测试:在显示时钟时间时,按动时钟调时、时钟调分按钮开关时,时、分均可以调节,且不按动时,计数电路能正常工作,校时功能符合设计要求。 3)整点报时功能测试:电路基数时,当时钟到达59分50秒时,电路发出整点报时信号,频率为1Hz,持续10秒钟后,报时停止。整点报时功能符合设计要求。 4)闹钟功能测试:切换显示开关,使显示器显示闹钟时刻,通过定时开关调节定时的时和分,当时钟到达定时时刻时,扬声器响起,发光二极管发光,频率均为1Hz。闹钟时间为1分钟。断开闹钟控制开关,闹钟停止。切换显示开关至时钟部分,时钟部分能继续正常工作。闹钟功能符合设计要求。 6.2常见问题解决办法 由于不熟悉本设计电路构造,经常会有一些误操作导致不能得到想要结果,这里特此列举出一些常见问题及其解决办法。 1)操作时钟调校正按钮时,显示器显示数据不改变,且到60秒时分位依然不改变,解决办法:此时显示器显示的时间为闹钟时间应切换显示开关,再调节校正按钮即可。 2)显示开关已切换至时钟显示,操作时钟调校正按钮时,显示器显示数据依然不改变,分、时电路可以正常进位。解决办法:此时校时开关处于锁定状态,不能校时,切换校时开关即可解决问题。 3)定时电路可以正常定时,时钟电路也可以正常计时,但当时钟到达定时时刻时,没有闹钟信号发出,扬声器没有声音,发光二极管不发光,且此时正点报时也不起作用。解决办法:此时闹钟控制开关处于断开状态,把此开关闭合问题即得到解决。 20 武汉理工大学《数字电子技术》课程设计说明书 7.元件清单 原件 规格 数量 10K 10个 电阻 2K 1个 0.01uF 1个 电容 100uF 1个 电位器 1K 1个 发光二极管 1个 蜂鸣器 1个 按键开关 4个 开关 普通开关 1个 单刀双掷开关 3个 74LS00 2片 74LS04 1片 74LS08 2片 74LS30 1片 74LS373 4片 集成电路 74LS48 6片 74LS85 4片 74LS86 1片 74LS90 10片 555 1片 数码管 7段共阴数码管 6块 21 武汉理工大学《数字电子技术》课程设计说明书 8.心得体会 22 武汉理工大学《数字电子技术》课程设计说明书 9.参考文献 [1] 康华光(电子技术基础(数字部分)(武汉:高等教育出版社,2006.1 [2] 谢自美. 电子线路设计?试验?测试(第三版).武汉:华中科技大学出版社, 2006.8 [3] 吕思忠 施齐云. 数字电路实验与课程设计. 哈尔滨:哈尔滨工程大学出版社,2001.9 [4] 杨颂华 冯毛官. 数字电子技术基础. 西安:西安电子科技大学出版社,2003.3 [5] 曹昕燕. EDA实验与课程设计. 北京:清华大学出版社,2006.5 23 武汉理工大学《数字电子技术》课程设计说明书 本科生课程设计成绩评定表 姓 名 性 别 男 贺嘉聪 专业、班级 电信0804 课程设计题目: 多功能数字钟的设计仿真与制作 课程设计答辩或质疑 记录 混凝土 养护记录下载土方回填监理旁站记录免费下载集备记录下载集备记录下载集备记录下载 : 成绩评定依据: 最终评定成绩(以优、良、中、及格、不及格评定) 指导教师签字: 年 月 日 24
本文档为【多功能数字钟的设计与仿真】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_219945
暂无简介~
格式:doc
大小:536KB
软件:Word
页数:0
分类:生活休闲
上传时间:2017-10-15
浏览量:24