《数字电子技术》考试试卷参考答案(第一套)
课程号
2904025035
考试时间
100
分钟
适用专业年级(方向):
电信、通信、测控、自动化、电气
工程
路基工程安全技术交底工程项目施工成本控制工程量增项单年度零星工程技术标正投影法基本原理
、电科、应物
考试方式及要求:
闭卷笔试
题 号
一
二
三
四
五
六
七
总分
得 分
阅卷人
一、填空题(共28分)
1、(2分)(35)D=( 00110101 )
= ( 100011)B。
2、(2分)已知带符号二进制数A=(-1011011)B,则该数用原码表示为A原= 11011011 ,补码表示为A补= 10100101 。
3、(2分)由传输门构成的电路如下图a所示,当A=0时,输出L= B 。
4、(2分)在上图b所示电路中,输出函数Z=
。
5、(3分)单极性输出8位D/A转换器,当输入数字量为(01011010)B时,其输出电压为1.8V,当输入数字量为(11101001)B时,其输出电压为 4.66 V。
6、(2分)A/D转换器的转换速度主要取决于转换类型。对双积分型A/D转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进行比较,转换速度最快的是并行比较型A/D转换器,转换速度最慢的是双积分型A/D转换器。
7、(3分)一个存储容量为8K×4的存储系统有 215 个存储单元,若用该存储器构成16K×8的存储系统,则需 4 片8K×4的存储器。
8、(3分)下图所示逻辑电路的输出逻辑函数表达式Y =
。
9、(3分)8选1数据选择器74HC151各输入端信号如下图所示,其输出函数F=
。
10、(2分)四位右移移位寄存器构成环形计数器,若现态从左到右为Q3Q2Q1Q0=0101,经右移2位后,其次态Q3Q2Q1Q0= 0101 。
11、(4分)如图所示 ROM,有 2 条地址线, 4 条数据线,当
,输入地址A1A0=10时,输出D3D2D1D0= 1101 。
二、(10分)用卡诺图法将下列逻辑函数化简为最简与或式
解:先将函数化为与或式
CD
AB
00
01
11
10
00
1
01
1
1
1
11
1
1
10
1
1
最简与或式
三、(16分)
设计
领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计
一个三输入码变换电路,该码变换电路真值表如下表所示。当输入控制信号A为0时,把无符号两位二进制码变换成反码,当输入控制信号A为1时,把无符号两位二进制码变换成补码。要求:
(1)求逻辑函数的最小项表达式和最简与或式;
(2)用非门和与非门实现该电路;
(3)用74HC138实现该电路。
码变换电路真值表
A B C
Y Z
0 0 0
1 1
0 0 1
1 0
0 1 0
0 1
0 1 1
0 0
1 0 0
0 0
1 0 1
1 1
1 1 0
1 0
1 1 1
0 1
解:(1)逻辑函数的最小项表达式
逻辑函数的最简与或式
(2)
用非门实现该电路的逻辑图见下图(a)
(3)A、B、C从A2、A1、A0输入,令
用74HC138实现该电路的逻辑图见下图(b)
图(a) 图(b)
四、(6分)时序电路及输入波形如图所示,写出其激励方程和状态方程,并画出输出Q端的波形。设触发器初态为“0”。
解:
激励方程
状态方程
Q端的波形如上图所示。
五、(20分)分析下图所示的时序逻辑电路,写出其激励方程、状态方程和输出方程,画出其状态转换表、状态转换图,并说明电路实现的逻辑功能。
解:
激励方程 J0=K0=A
J1=K1=AQ0
输出方程
状态方程
状态转换表
Q1nQ0n
Q1n+1Q0n+1/Z
A=0
A=1
00
00/0
01/0
01
01/0
10/0
10
10/0
11/0
11
11/0
00/1
状态转换图
功能:该电路是一个同步可控2位二进制(模4)加计数器。 A=0时,保持;A=1时,2位二进制加计数,Z为进位信号。
六、(10分)试用4位同步二进制加计数器74HTC161构成同步十四进制计数器,并画出该十四进制计数器状态图。
方法之一:反馈清零法
(14)D=(1110)B,电路在
时产生零信号,使异步清零端
为零。用74HTC161构成同步十四进制计数器电路如图(a)所示, 状态图如图(b)所示。
图(a)
图(b)
七、(10分)画出用555定时器构成的多谐振荡器的电路图,设电源电压为VCC, 5脚不外加控制电压,写出振荡器振荡频率的计算公式,并定性画出该振荡器6脚VC和3脚输出Vo的工作波形。
解:555定时器构成的多谐振荡器电路如下图(a)
振荡周期
振荡频率
VC和Vo的工作波形如下图( b)。
图(a) 图(b)
附表
附表1:集成数据选择器74HC151的功能表
输入
输出
使能
选择
S2 S1 S0
Y
H
╳ ╳ ╳
L H
L
L L L
D0
L
L L H
D1
L
L H L
D2
L
L H H
D3
L
H L L
D4
L
H L H
D5
L
H H L
D6
L
H H H
D7
附表2 集成译码器74138的功能表
附表3 集成同步四位二进制加计数器74HTC161的功能表
输 入
输 出
清零
预置
使能
时钟
预置数据输入
Q3
Q2
Q1
Q0
进位
CEP
CET
CP
D3
D2
D1
D0
TC
L
×
×
×
×
×
×
×
×
L
L
L
L
L
H
L
×
×
↑
D3*
D2*
D1*
D0*
D3
D2
D1
D0
#
H
H
L
×
×
×
×
×
×
保 持
#
H
H
H
L
×
×
×
×
×
保 持
L
H
H
H
H
↑
×
×
×
×
计 数
#
注:DN*表示 CP 脉冲上升沿之前瞬间DN的电平,#表示只有当CET为高电平且计数器状态为HHHH时输出为高电平,其余均为低电平。
附表4 555定时器的功能表
输 入
输 出
阈值输入(6脚)
触发输入(2脚)
复位(4脚)
输出(3脚)
放电管T
×
×
0
0
导通
<
<
1
1
截止
>
>
1
0
导通
<
>
1
不变
不变