关闭

关闭

封号提示

内容

首页 集成电路版图设计.ppt

集成电路版图设计.ppt

集成电路版图设计.ppt

上传者: lishengj 2011-12-31 评分 0 0 0 0 0 0 暂无简介 简介 举报

简介:本文档为《集成电路版图设计ppt》,可适用于工程科技领域,主题内容包含第一章TannerPro软件简介第一章TannerPro软件简介TannerPro集成电路设计与布局实战指导课件长春理工大学TannerPro软件非符等。

第一章TannerPro软件简介第一章TannerPro软件简介TannerPro集成电路设计与布局实战指导课件长春理工大学TannerPro软件非常适合初学者学习它从电路设计、电路分析模拟到电路布局一应俱全。本书针对VLSI设计实习课程设计了多个实验读者可根据本书的详细步骤一一操作以学习并实现完整的电路设计。TannerPro是一套集成电路设计软件包括SEdit,TSpice,WEdit,LEdit与L各软件的主要功能整理如表所示在个人计算机中安装TannerPro时需注意系统的需求如表所示。以下先对SEdit,TSpice与LEdit进行简单的介绍并观看软件所附的范例文件以下先对SEdit,TSpice与LEdit进行简单的介绍并观看软件所附的范例文件SEdit范例()打开SEdit程序:执行在TannerSEdit目录下的seditexe文件或选择“开始“程序”TannerEDASEditSEdit命令即可打开SEdit程序。()打开示范文件:选择FileOpen命令出现“打开”对话框到TannerSEdittutorialschematic目录下选取lightssdb文件如图所示此文件为SEdit的示范电路。()打开Lights模块:选择ModuleOpen命令打开OpenModule对话框在Files下拉列表框中选择lights选项在SelectModuleToOpen列表框中选择Lights选项如图所示再单击OK按钮打开如图所示的电路。图打开lights模块()寻找引用到的模块:选择Module一FindModule命令打开Find对话框如所示。图寻找引用到的模块图显示引用到的模块()打开core模块:选择ModuleOpen命令打开OpenModule对话框在SelectModuleToOpen列表框中选择core选项如图所示再单击OK按钮。图打开core模块()切换模式:SEdit文件中的模块具有两种模式一个为电路设计模式(SchematicMode)另一个为符号模式(SymbolMode)。选择ViewSymbolMode命令如图所示可切换至符号模式并会看到core模块的符号如图所示。图切换至符号模式图core模块的符号模式选择ViewSchematicMode命令如图所示。会看到care模块的详细电路图如图所示。图切换至电路设计模式()寻找引用到的模块:选择ModuleFindModule命令打开Find对话框如图所示。图core模块的电路图图寻找引用到的模块图显示引用到的DFFC模块()打开模块:选择Moduleopen命令打开OpenModule对话框在SelectModuletoOpen列表框中选择DFFC选顶再单击OK按钮如图所示。图打开DFFC模块()切换模式:选择ViewSymbolMode命令会看到DFFC模块的符号如图所示。图DFFC模块的符号模式图DFFC模块的电路设计模式()寻找引用到的模块:选择ModuleFindModule命令打开Find对话框如图所示。图寻找引用到的模块图显示引用到的N模块()打开模块:选择ModuleOpen命令打开OpenModule对话框在SelectModuleToOpen列表框中选择N选项如图所示再单击OK按钮。图打开N模块()切换模式:选择ViewSymbolMode命令会看到N模块的符号为一个NMOS的符号如图所示。图N模块符号模式()寻找引用到的模块:选择ModuleFindModule命令打开Find对话框如图所示。图寻找引用到的模块()电路输出:SEdit绘制的电路图可以输出成几种形式的文件如图所示有SPICE文件(*sp)、TPR文件(*tpr)、NetTranMacro文件(*mac)、EDIFNetlist文件(*edn)、EDIF图解文件(*eds)、VHDL文件〔*Vhd)。其中的SPICE文件(*sp)可在TSpice模拟时使用或是用作LVS对比。图寻找引用到的模块图电路输出TSpice范例TSpice范例TSpice是电路模拟与分析的工具文件内容除了有组件与节点的描述外还必须加上其他的设定具体如表所示。表TSpice的设定TSpice的摸拟结果可用WEdit观看读者可依照下列步骤打开范例文件invtrancir观看TSpice结构。TSpice的摸拟结果可用WEdit观看读者可依照下列步骤打开范例文件invtrancir观看TSpice结构。图打开文件图范例文件内容图范例文件的等效电路图模拟状态图模拟结果LEdit范例图打开文件图范例电路图设计导航图设计导航图设计导航图打开Nor组件图只显示出Poly图层图只显示Poly,Active,Nwell图层图图层性质显示图截而观察图设计规则检查图转化出的netlist文件LVS范例LVS范例LVS是一个用来比较布局图与电路图所描述的电路是否相同的工具亦即比较SEdit绘制的电路图与LEdit绘制的布局图是否一致。要进行LVS对比需要两个文件一个是从LEdit布局图转化出的结果(*spc文件)另一个是从SEdit绘制的电路图输出的文件(*sp)本范例以节所介绍的Lightssdb文件中的Lights模块的输出结果Lightssp文件与节所介绍的Lightstdb文件中的Lights组件的转化文件Lightsspc来进行LVS对比。读者可依照下列步骤观看LVS的使用方法。图从布局图转化出的Lightsspc文件图从电路图输出的Lightssp文件图打开新文件图文件设定图文件设定图执行对比结果

职业精品

精彩专题

上传我的资料

热门资料

资料评价:

/ 54
所需积分:5 立即下载

意见
反馈

返回
顶部

Q