下载

1下载券

加入VIP
  • 专属下载特权
  • 现金文档折扣购买
  • VIP免费专区
  • 千万文档免费下载

上传资料

关闭

关闭

关闭

封号提示

内容

首页 电子技术基础课后答案 第四版 数字部分

电子技术基础课后答案 第四版 数字部分.doc

电子技术基础课后答案 第四版 数字部分

wanghaitang901
2011-08-24 0人阅读 举报 0 0 暂无简介

简介:本文档为《电子技术基础课后答案 第四版 数字部分doc》,可适用于高等教育领域

一数字信号的波形如图所示试问该波形所代表的二进制数是什么?解:试按表所列的数字集成电路的分类依据指出下列器件属于何种集成度器件:()微处理器()IC计算器()IC加法器()逻辑门()兆位存储器IC。解:()微处理器属于超大规模()IC计算器属于大规模()IC加法器属于中规模()逻辑门属于小规模()兆位存储器IC属于甚大规模。将下列十进制数转换为二进制数、八进制数、十六进制数和BCD码(要求转换误差不大于):()()()()解:()D=B=O=BH的BCD编码为BCD。()D=B=O=FH的BCD编码为BCD。()D=B=O=FEHBCD。()D=B=O=BHBCD。将下列每一二进制数转换为十六进制码:()B()B解:()B=H()B=H将下列十进制转换为十六进制数:()D()D()D()D解:()D=FH()D=BH()D=AH()D=EAH将下列十六进制数转换为二进制数:()FH()AH解:()FH=B()AH=B将下列十六进制数转换为十进制数:()H()ADBCH解:()H=D()ADBCH=D解:()LSTTL驱动同类门N=()LSTTL驱动基本TTL门N=解:解:B=时传输门开通L=AB=时传输门关闭A相当于经过个反相器到达输出LL=ABL所以解:解:=A⊙B解:当没有车辆行驶时道路的状态设为有车辆行驶时道路的状态为通道允许行驶时的状态设为不允许行驶时的状态设为。设A表示通道A有无车辆的状态B、B表示通道B、B有无车辆的情况LA表示通道A的允许行驶状态LB表示通道B的允许行驶状态。由此列出真值表。ABBLALB××用逻辑代数证明下列不等式(a)由交换律得(b)(c)用代数法化简下列等式(a)(b)(c)(d)(e)(f)(g)(h)(i)(j)(k)(l)(m)将下列各式转换成与–或形式(a)()当时真值为。于是AB=CD=或CD=时真值为AB=CD=或CD=时真值为。则有四个最小项不为即、、、()当时真值为。AB=CD=或CD=时真值为AB=CD=或CD=时真值为。则有四个最小项不为即、、、(b)(c)利用与非门实现下列函数(a)L=ABAC(b)(c)用卡诺图法化简下列各式(a)(b)(c)(d)(e)(f)(g)(h)试分析图题所示逻辑电路的功能。全加器分析图题所示逻辑电路的功能。二位加法电路试用输入与非门和反相器设计一个位的奇偶校验器即当位数中有奇数个时输出为否则输出为。某雷达站有部雷达A、B、C其中A和B功率消耗相等C的功率是A的功率的两倍。这些雷达由两台发电机X和Y供电发电机X的最大输出功率等于雷达A的功率消耗发电机Y的最大输出功率是X的倍。要求设计一个逻辑电路能够根据各雷达的启动和关闭信号以最节约电能的方式启、停发电机。ABCXY解:解:解:解:解:解:()()Y=A⊙B⊙C=解:解:解:()半减器()全减器分析图题所示电路的功能列出真值表。SRQ保持不定如图所示的触发器的CP、R、S信号波形如图题所示画出Q和的波形设初态Q=。由与或非门组成的同步RS触发器如图题所示试分析其工作原理并列出功能表。设主从JK触发器的初始状态为CP、J、K信号如图题所示试画出触发器Q端的波形。逻辑电路如图题所示已知CP和A的波形画出触发器Q端的波形设触发器的初始状态为。解:D触发器逻辑符号如图题所示用适当的逻辑门将D触发器转换成T触发器、RS触发器和JK触发器。解:已知一时序电路的状态表如表题所示试作出相应的状态图。已知状态表如表题所示试作出相应的状态图。已知状态图如图题所示试作出它的状态表。图题是某时序电路的状态转换图设电路的初始状态为当序列X=时求该电路输出Z的序列。解:已知某时序电路的状态表如表题所示试画出它的状态图。如果电路的初始状态在S输入信号依次是试求出其相应的输出。试分析图题所示时序电路画出状态图。解:()写出各逻辑方程输出方程驱动方程()将驱动方程代入相应特性方程求得各触发器的次态方程也即时序电路的状态方程()画出状态表、状态图分析图题所示电路写出它的驱动方程、状态方程画出状态表和状态图。解:()写出各逻辑方程输出方程驱动方程()将驱动方程代入相应特性方程求得各触发器的次态方程也即时序电路的状态方程()画出状态表、状态图试用正边沿JK触发器设计一同步时序电路其状态转换图如图题所示要求电路最简。解:()画出状态表()列出真值表()写出逻辑表达式在某计数器的输出端观察到如图所示的波形试确定该计数器的模。解:模为试用负边沿D触发器组成位二进制异步加计数器画出逻辑图。试分析图题电路是几进制计数器画出各触发器输出端的波形图。解:五进制计数器试分析图题所示电路画出它的状态图说明它是几进制计数器。解:十进制计数器。试分析图题所示电路画出它的状态图并说明它是几进制计数器。解:进制计数器。试分析图题所示电路说明它是多少进制计数器采用了何种进位方式。解:。采用并行进位方式。试画出图题所示逻辑电路的输出(QA~QD)的波形并分析该电路的逻辑功能。解:S=表示右移操作在这里是DSR→QA→QB→QC→QD。启动后SS=处于置数状态被置入寄存器中然后每来一个脉冲寄存器循环右移寄存器中的序列依次是→→→。此时再来一个脉冲(即第四个脉冲)时当QDQCQBQA瞬间变成又被置入寄存器回到起始状态重又开始记数循环过程。所以它相当于一个四进制计数器的作用也可以看作四分频电路。试用两片构成位双向移位寄存器。一个有位的DRAM如果存储矩阵为×结构形式且每个存储单元刷新时间为ns则存储单元全部刷新一遍需要多长时间?解:由于采用按行刷新形式所以刷新时间为ns×=ns=ms指出下列存储系统各具有多少个存储单元至少需要几根地址线和数据线?()K×()K×()M×()K×解:(),(),(),(),设存储器的起始地址为全试指出下列存储系统的最高地址为多少?()K×()K×()K×解:()FF()FFF()FFFF一个有M×位的DRAM采用地址分时送入的方法芯片应具有几根地址线?解:根用一片×位的ROM实现各种码制之间的转换。要求用从全地址开始的前个地址单元实现BCD码到余码的转换接下来的个地址单元实现余码到BCD码的转换。试求:()列出ROM的地址与内容对应关系的真值表()确定输入变量和输出变量与ROM地址线和数据线的对应关系()简要说明将BCD码的转换成余码和将余码转换成BCD码的过程。解:使用位地址线AAAAA最高位用以控制前单元和后单元后位地址线用以表示输入变量。使用ROM的低位数据线DDDD作为输出即可。试分析图题的逻辑电路写出逻辑函数表达式。解:PALL编程后的电路如图所示试写出X、Y和Z的逻辑函数表达式。解:试分析图题所示电路说明该电路的逻辑功能。解:二位二进制计数器。对于图所示的OLMC试画出当AC=AC(n)=XOR(n)=时的等效逻辑电路。图示电路为CMOS或非门构成的多谐振荡器图中。()画出a、b、c各点的波形()计算电路的振荡周期()当阈值电压由改变至时电路的振荡频率如何变化?与图电路相比说明的作用。解:()()()()增大输入电阻提高振荡频率的稳定性。微分型单稳电路如图所示。其中为试对应地画出、、、、、的波形并求出输出脉冲宽度。解:由于门G开通时正常时被钳在V上输出保持为稳态。当负脉冲来临时瞬间下到低电平于是开始了暂稳过程。由集成单稳态触发器组成的延时电路及输入波形如图题所示。()计算输出脉宽的变化范围()解释为什么使用电位器时要串接一个电阻。由定时器组成的脉冲宽度鉴别电路及输入vI波形如图题所示。集成施密特电路的单稳的输出脉宽有的关系。对应vI画出电路中B、D、D、E各点波形并说明D、E端输出负脉冲的作用。D为表示产生一个有效宽度脉冲E为可能出现复位现象。位倒T形电阻网络DA转换器如图所示当R=Rf时:()试求输出电压的取值范围()若要求电路输入数字量为H时输出电压VO=V试问VREF应取何值?解:()()n位权电阻DA转换器如图所示。()试推导输出电压vO与输入数字量的关系式()如n=VREF=V当Rf=R时如输入数码为H试求输出电压值。解:()()图题为一权电阻网络和梯形网络相结合的DA转换电路。()试证明:当r=R时电路为位的二进制码DA转换器()试证明:当r=R时该电路为位的BCD码DA转换器。解:()r=R开关D=进行电流分配否则没接VREF对于左边权电阻网络例如当开关D=电流为当开关D=时电流为合起来可写成()k=R由AD组成双极性输出DA转换器如图题所示。()根据电路写出输出电压vO的表达式()试问为实现的补码双极性输出电路应如何连接电路中VB、RB、VREF和片内的R应满足什么关系?解:()()将D求反RF=RRB=RVB=VREF可编程电压放大器电路如图题所示。()推导电路电压放大倍数的表达式()当输入编码为H和FFH时电压放大倍数分别为多少:()试问当输入编码为H时运放A处于什么状态?解:()()当NB=H时AV=当NB=FFH时AV=()当NB=H时A处于饱和状态。在图所示并行比较型AD转换器中VREF=V试问电路的最小量化单位等于多少?当vI=V时输出数字量DDD=?此时的量化误差为多少?解:最小量化单位=V。<V<故编码为。=V一计数型AD转换器如图题所示。试分析其工作原理。解:()首先CR脉冲将计数器清。()控制端C低电平有效同时封锁数字量的输出。然后计数器开始工作。开始时DA转换器输出电压为较小故vC为高计数器加计数。当计数器增加到一定数值后vI<vC变为低电平计数器停止工作。()控制端C置高封锁计数器同时将计数器的内容输出即为AD转换结果。的作用为输入电压必须大于给定值加最小量化单位的一半方能进行加计数。这可以保证转换的精度不会超过。某双积分AD转换器中计数器为十进制计数器其最大计数容量为()D。已知计数时钟脉冲频率fCP=kHz积分器中R=kC=F输入电压vI的变化范围为~V。试求:()第一次积分时间T()求积分器的最大输出电压()当VREF=V第二次积分计数器计数值=()D时输入电压的平均值VI为多少?解:()()()V

用户评价(0)

关闭

新课改视野下建构高中语文教学实验成果报告(32KB)

抱歉,积分不足下载失败,请稍后再试!

提示

试读已结束,如需要继续阅读或者下载,敬请购买!

文档小程序码

使用微信“扫一扫”扫码寻找文档

1

打开微信

2

扫描小程序码

3

发布寻找信息

4

等待寻找结果

我知道了
评分:

/21

电子技术基础课后答案 第四版 数字部分

VIP

在线
客服

免费
邮箱

爱问共享资料服务号

扫描关注领取更多福利