首页 第2章 基本逻辑运算及集成逻辑门(PPT)

第2章 基本逻辑运算及集成逻辑门(PPT)

举报
开通vip

第2章 基本逻辑运算及集成逻辑门(PPT)nullnull第二章 基本逻辑运算及集成逻辑门 2.1 基本逻辑运算 2.2 常用复合逻辑 2.3 正负逻辑 2.4 集成逻辑门 null2.1 基本逻辑运算 在客观世界中,事物的发展变化通常都是有一定因果关系的。 例如:电灯的亮与灭决定于电源是否接通;如果电源接通了,电灯就会亮,否则就灭。 这里电源接通与否是“因”,电灯亮与不亮是“果”。这种因果关系,一般称为逻辑关系。 反映和处理逻辑关系的数学工具,就是逻辑代数(布尔代数)(开关代数) 。null数字电路的输出信号与输入信...

第2章 基本逻辑运算及集成逻辑门(PPT)
nullnull第二章 基本逻辑运算及集成逻辑门 2.1 基本逻辑运算 2.2 常用复合逻辑 2.3 正负逻辑 2.4 集成逻辑门 null2.1 基本逻辑运算 在客观世界中,事物的发展变化通常都是有一定因果关系的。 例如:电灯的亮与灭决定于电源是否接通;如果电源接通了,电灯就会亮,否则就灭。 这里电源接通与否是“因”,电灯亮与不亮是“果”。这种因果关系,一般称为逻辑关系。 反映和处理逻辑关系的数学工具,就是逻辑代数(布尔代数)(开关代数) 。null数字电路的输出信号与输入信号之间的关系就是逻辑关系,所以数字电路的工作状态可以用逻辑代数来描述。 逻辑代数和普通代数一样,用字母代 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 变量。 逻辑代数的变量称为逻辑变量。 和普通代数不同的是,逻辑变量只有两种取值,并用二元常量“0”和“1”来表示。 注意逻辑代数中的“0”和“1”并不表示数量的大小,而是表示两种对立的逻辑状态。 如是和非、真和假、高和低、有和无、开和关等。 逻辑代数(布尔)基础--基本概念null 一个结论成立与否,取决于与其相关的前提条件是否成立。 结论与前提条件之间的因果关系叫逻辑函数。 记作: null在客观世界中最基本的逻辑关系只有三种与逻辑关系 或逻辑关系 非逻辑关系 所以逻辑代数中变量的运算,也只有与运算、或运算和非运算3种基本逻辑运算。其它任何复杂的逻辑运算都可以用这3种基本逻辑运算来实现。null表 2 – 1 与逻辑的真值表图 2 – 1 与门逻辑电路实例图 null与逻辑关系只有当决定一件事情的所有条件全部具备时,这件事情才会发生。例如: 2.1.1 与逻辑(与运算、 逻辑乘)与逻辑电路null表 2 – 1 与逻辑的真值表 逻辑电路逻辑的真值表电路的功能,改作如下描述: “开关A断开,开关B也断开,则电灯F熄灭”。显然这三个语句都是逻辑变量,分别记作A,B,F。null 由表可知,上述三个语句之间的因果关系属于与逻辑。 其逻辑表达式(也叫逻辑函数式)为: F=A·B 读作“F等于A乘B”。在不致于混淆的情况下,可以把符号“·”省掉。在有些文献中,也采用∩、∧、&等符号来表示逻辑乘。逻辑表达式(也叫逻辑函数式)null 0·0=0 0·1=0 1·0=0 1·1=1 0·A=0 1·A=A A·A=A逻辑乘的基本运算规则null 实现“与运算”的电路叫与门,其逻辑符号如图2-2所示, 其中图(a)是我国常用的传统符号,图(b)为国外流行符号,图(c)为国家标准符号。 图 2 – 2 与门的逻辑符号 逻辑符号null① 电路图 ② 功能表 ③ 真值表 ④ 逻辑符号 ⑤ 逻辑表达式逻辑关系的表达方式有五种小 结null与逻辑关系表达方式及逻辑运算规律与逻辑电路图与逻辑符号与逻辑运算规律0·A=0 1·A= A A·A=Anull2.1.2 或逻辑(或运算、逻辑加)或逻辑关系在决定一件事情的所有条件中,只要具备一个或一个以上的条件,这件事情就会发生。 例如: 或逻辑电路null或逻辑(或运算、逻辑加) 或逻辑的真值表null 上述三个语句之间的因果关系属于或逻辑。 其逻辑表达式为: F=A+B 读作“F等于A加B”。有些文献也采用∪、∨等符号来表示逻辑加。 或逻辑(或运算、逻辑加)逻辑表达式(也叫逻辑函数式)null逻辑或的运算规则为: 0+0=0 0+1=1 1+0=1 1+1=1 0+A=A 1+A=1 A+A=A 逻辑或的基本运算规则实现“或运算”的电路叫或门, 其逻辑符号如图null图 2 – 3 或门的逻辑符号 逻辑符号null或逻辑关系表达方式及逻辑运算规律或逻辑电路图或逻辑运算规律或逻辑符号0+A=A 1+A=1 A+A=Anull非逻辑关系若前提条件为“真”,则结论为“假”; 若前提条件为“假”, 则结论为“真”。即结论是对前提条件的否定, 这种因果关系叫非逻辑。 2.1.3 非逻辑(非运算, 逻辑反)例如,图所示电路的功能: “若开关A闭合, 则电灯F不亮;开关A断开, 则电灯F就亮”。图 2 – 4 非门逻辑电路实例图 null表 2 – 3 非逻辑的真值表 非逻辑的真值表null 上述两个语句之间的因果关系属于非逻辑,也叫非运算或者叫逻辑反。其逻辑表达式为:  读作“F等于A非”。 通常称A为原变量, 为反变量, 二者共同称为互补变量。  逻辑表达式(也叫逻辑函数式)null图 2 – 5 非门的逻辑符号(a) 常用符号; (b) 国外流行符号; (c) 国标符号 逻辑非的基本运算规则完成“非运算”的电路叫非门或者叫反相器,其逻辑符号如图。逻辑符号null非逻辑关系表达方式及逻辑运算规律非逻辑电路图非逻辑运算规律非逻辑符号非逻辑关系表达式null2.2 常用复合逻辑 “与非”逻辑是“与”逻辑和“非”逻辑的组合。 先“与”再“非”。 其表达式为2.2.1 “与非”逻辑null图 2 – 6 与非门的逻辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号 实现“与非”逻辑运算的电路叫“与非门”。 其逻辑符号如图2 - 6所示。 null “或非”逻辑是“或”逻辑和“非”逻辑的组合。 先“或”后“非”。 其表达式为: 2.2.2 “或非”逻辑null 实现“或非”逻辑运算的电路叫“或非门”。其逻辑符号如图2 - 7所示。 图 2 – 7 或非门的逻辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号 null “与或非”逻辑是“与”、 “或”、 “非”三种基本逻辑的组合。 先“与”再“或”最后“非”。 其表达式为: 2.2.3 “与或非”逻辑null 实现“与或非”逻辑运算的电路叫“与或非门”。其逻辑符号如图2 - 8所示。 图 2 – 8 与或非门的逻辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号null若两个输入变量A、B的取值相异,则输出变量F为1;若A、 B的取值相同, 则F为0。这种逻辑关系叫“异或”逻辑,其逻辑表达式为:  读作“F等于A异或B”。2.2.4 “异或”逻辑及“同或”逻辑1. 两变量的“异或”及“同或”逻辑(1)“异或” 逻辑null 实现“异或”运算的电路叫“异或门”。 其逻辑符号如图2 - 9所示。 图 2 – 9 异或门的逻辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号 null 若两个输入变量A、B的取值相同,则输出变量F为1; 若A、B取值相异,则F为0。这种逻辑关系叫“同或”逻辑,也叫“符合”逻辑。其逻辑表达式为:(2) “同或”逻辑null 实现“同或”运算的电路叫“同或门”。 其逻辑符号如图2 - 10所示。 图 2 – 10 同或门的逻辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号 null两变量的“异或”及“同或”逻辑的真值表如表2 - 4所示。 表 2-4 “异或”及“同或”逻辑真值表 “异或”运算也叫“模2加”运算。null 反函数的定义:对于输入变量的所有取值组合,函数F1和F2的取值总是相反,则称F1和F2互为反函数,记作: 由表2 - 4可知,两变量的“异或逻辑”和“同或逻辑”互为反函数。即 由对偶规则(见第三章)可知, AB和A⊙B互为对偶式。 null 2. 多变量的“异或”及“同或”逻辑 多变量的“异或”或“同或”运算, 要利用两变量的“异或门”或“同或门”来实现。(1)多变量的“异或” 逻辑null图 2 – 12 多变量的“同或”电路(2)多变量的“同或” 逻辑null (3) n个变量的“异或”逻辑的输出值和输入变量取值的对应关系是:输入变量的取值组合中,有奇数个1时,“异或”逻辑的输出值为1;反之,输出值为0。利用此特性,可作为奇偶校验码校验位的产生电路。 “异或”逻辑电路,可以用作奇校验码的接收端的错码检测电路。当它输出“0”时,表示输入代码有错码;当它输出“1”时,表示输入代码无错码。 (有可能有偶数位错码,但发生的概率很小。)也可用于偶校验码的错码检测,只是其输出值“1”和“0”的含义与检测奇校验码时相反。 null (4) 偶数个变量的“同或”,等于这偶数个变量的“异或”之非。如: A⊙B= A⊙B⊙C⊙D= 奇数个变量的“同或”, 等于这奇数个变量的“异或”。如: A⊙B⊙C= null2.3 正负逻辑 在数字系统中,逻辑值是用逻辑电平表示的。若用逻辑高电平UOH表示逻辑“真”,用逻辑低电平UOL表示逻辑“假”,则称为正逻辑;反之,则称为负逻辑。 本教材采用正逻辑。  当规定“真”记作“1”,“假”记作“0”时,正逻辑可描述为:若UOH代表“1”,UOL代表“0” ;反之,则为负逻辑。  UOH和UOL的差值(叫逻辑摆幅)愈大,则“1”和“0”的区别越明显,电路可靠性越高。 2.3.1 正负逻辑null 逻辑运算的优先级别决定了逻辑运算的先后顺序。 在求解逻辑函数时,应首先进行级别高的逻辑运算。各种逻辑运算的优先级别,优先顺序为: 圆括号 非运算 与运算 或运算。2.3.2 逻辑运算的优先级别null “与”、“或”、“非”是逻辑代数中三种最基本的逻辑运算。 任何逻辑函数都可以用这三种运算的组合来构成。即任何数字系统都可以用这三种逻辑门来实现。因此,称“与”、“或”、 “非”是一个完备集合,简称完备集。但是,它不是最好的完备集,因为用它实现逻辑函数,必须同时使用三种不同的逻辑门,这对数字系统的制造、维修都不方便。2.3.3 逻辑运算的完备性null 利用“与”和“非”可以得出“或”;利用“或”和“非”可以得出“与”。因此,“与非”、“或非”、 “与或非”这三种复合运算中的任何一种都能实现“与”、 “或”、“非”的功能,即这三种复合运算各自都是完备集。因此,利用“与非门”、“或非门”、“与或非门”中的任何一种, 都可以实现任何逻辑函数,这给数字系统的制造、维修带来了极大的方便。 逻辑运算的完备性null2.4 集 成 逻 辑 门 若集成电路完成的功能是逻辑功能则称为逻辑集成电路;若集成电路完成的功能是数字功能,则称为数字集成电路。最简单的数字集成电路是集成逻辑门。集成逻辑门分类:①双极性晶体管逻辑门 ②单极性绝缘栅场效应管逻辑门,简称MOS门。 null 单极性MOS门主要有PMOS门(P沟道增强型MOS管构成的逻辑门)、NMOS门(N沟道增强型MOS管构成的逻辑门)和CMOS门(利用PMOS管和NMOS管构成的互补电路构成的门电路,故又叫做互补MOS门 双极性晶体管逻辑门主要有TTL门(晶体管-晶体管逻辑门)、ECL门(射极耦合逻辑门)和I2L门(集成注入逻辑门)等null2.4.1 TTL与非门 典型的TTL与非门的电路如图2 - 13(a) 。 图 2 – 13 典型的TTL与非门电路 (a) 电路原理图; (b) 多射极晶体管的等效电路null(3)晶体管V3、V4、V5和电阻R4、R5构成输出级,它们的功能是非运算。 在正常工作时,V4和V5总是一个截止,另一个饱和。 1. 电路结构(1)输入级的功能是对输入变量A、B、C实现“与运算” 。 (2)晶体管V2和电阻R2、R3构成中间级,其集电极和发射极各输出一个极性相反的电平,分别用来控制晶体管V4和V5的工作状态。 null (1) 输入端至少有一个为低电平(UIL=0.3V)。当输入端至少有一个接低电平UIL(0.3V)时,接低电平的发射结正向导通,则V1的基极电位UB1=UBE1+UIL=0.7+0.3=1V。为使V1的集电结及V2和V5的发射结同时导通,UB1至少应当等于2.1V(UB1=UBC1+UBE2+UBE5)。现在UB1=1V,所以,V2和V5必然截止。由于V2截止,故IC2≈0,R2中的电流也很小, 因而R2上的电压很小。因此有 2. 功能 分析 定性数据统计分析pdf销售业绩分析模板建筑结构震害分析销售进度分析表京东商城竞争战略分析 null 该电压使V3和V4的发射结处于良好的正向导通状态,V5处于截止状态,此时输出电压等于高电平(3.6 V)。 UO=UOH=UC2-UBE3-UBE4 =5-0.7-0.7=3.6V 此值未计入R2上的压降,所以实际的UOH小于3.6V。 当UO=UOH时,称与非门处于关闭状态。  null (2) 输入端全部接高电平(UIH=3.6V)。V1的基极电位UB1最高不会超过2.1V。因为当UB1≥2.1V时,V1的集电结及V2和V5的发射结会同时导通,把UB1钳在 UB1=UBC1+UBE2+UBE5 =0.7+0.7+0.7=2.1V。 所以,当各个输入端都接高电平UIH(3.6V)时,V1的所有发射结均截止。这时+UCC通过R1使V1的集电结及V2和V5的发射结同时导通,从而使V2和V5处于饱和状态。此时V2的集电极电位为:  UC2=UCES2+UBE5≈0.3+0.7=1Vnull UC2加到V3的基极,由于R4的存在,可以使V3导通。所以,V4的基极电位和射极电位分别为: UB4=UE3≈UC2-UBE3=1-0.7=0.3V UE4=UCES5≈0.3V 可见,V4的发射结偏压 UBE4=UB4-UE4=0.3-0.3=0V,所以,V4处于截止状态。  在V4截止、V5饱和的情况下,输出电压UO为: UO=UOL=UCES5≈0.3V UO=UOL时,称与非门处于开门状态。  null 综上所述: 当输入端至少有一端接低电平(0.3V)时, 输出为高电平(3.6V); 当输入端全部接高电平(3.6V)时, 输出为低电平(0.3 V)。由此可见,该电路的输出和输入之间满足“与非”逻辑关系 null (3) 输入端全部悬空。输入端全部悬空时,V1管的发射结全部截止。+UCC通过R1使V1的集电结及V2和V5的发射结同时导通,使V2和V5处于饱和状态,则 UB3=UC2=UCES+UBE5=0.3+0.7=1V。由于R4的作用,V3导通, 故UBE3=0.7 V。此时V2的发射结电压为: UBE4=UB4-UE4=UE3-UCES5 =UB3-UBE3-UCES5≈1-0.7-0.3=0V 所以V4处于截止状态。 null 该电路在输入端全部悬空时,V4截止,V5饱和。故其输出电压UO为: UO=UCES5≈0.3V 可见输入端全部悬空和输入端全部接高电平时,该电路的工作状态完全相同。所以,TTL电路的某输入端悬空,可以等效地看作该端接入了逻辑高电平。实际电路中,悬空易引入干扰,故对不用的输入端一般不悬空, 应作相应的处理。 null 设V1的发射极A通过RE接地,其它输入端均接高电平,如图所示。在+UCC的作用下,接RE的发射结必然导通,在RE上形成电压UEA。RE越大,其压降UEA越大。实验测知: ① RE≤0.7 kΩ,其端电压就相当于逻辑低电平。使与非门输出高电平,即与非门处于关门状态。(4) 一个输入端通过电阻RE接地,其它输入端接高电平null② RE≥2kΩ,则其端电压UEA达到1.4V,此时V1管的基极电位 UB1=UBE1+UEA=0.7+1.4=2.1V,从而使V5导通,V4截止,与非门输出低电平,即与非门处于开门状态。 由于V1管的基极电位UB1不可能高于2.1V,因此,不管RE的阻值有多大,其端电压最高为1.4 V。该电压值虽然与高电平(3.6)相差甚远,但其效果相当于在该端接入了高电平。null为使与非门可靠地工作在关门状态,RE所允许的最大阻值叫该与非门的关门电阻,记作ROFF。为使与非门可靠地工作在开门状态,RE所允许的最小阻值叫该与非门的开门电阻,记作RON。由上述分析可知,典型TTL与非门的ROFF=0.7 kΩ,RON=2kΩ。考虑到不同类型的TTL与非门,其内部结构及元件参数会有所不同,故它们的ROFF及RON也会有所差异。所以,在工程技术中,TTL与非门的ROFF和RON分别取值为0.5 kΩ和2 kΩ。  综合上述,当TTL与非门的某一输入端通过电阻R接地时,若R≤0.5kΩ,则该端相当于输入逻辑低电平;若R≥2 kΩ,则该端相当于输入逻辑高电平。 ③ 当与非门的某一输入端通过电阻RE接参考地(其它输入端接高电平)时null (1) 输出高电平UOH和输出低电平UOL。与非门至少一个输入端接低电平时的输出电压叫输出高电平,记作UOH。不同型号的TTL与非门,其内部结构有所不同,故其UOH也不一样。 即使同一个与非门,其UOH也随负载的变化表现出不同的数值。 但是只要在2.4~3.6V之间即认为合格。 UOH的标准值是3V。 与非门的所有输入端都接高电平时的输出电压叫输出低电平,记作UOL。其值只要在0~0.5V之间即认为合格。 UOL的标准值是0.3V。 3. 主要参数null 开门电平UON是保证与非门输出标准低电平时,允许输入的高电平的最小值。 只有输入电平大于UON,与非门才进入开门状态,输出低电平。即UON是为使与非门进入开门状态所需要输入的最低电平。一般UON在1.4~1.8 V之间。 关门电平UOFF是保证与非门输出标准高电平的90%(2.7 V)时,允许输入的低电平的最大值。只有输入电平低于UOFF,与非门才进入关门状态,输出高电平。即UOFF是为使与非门进入关门状态所需要输入的最高电平。一般UOFF在0.8~1 V之间。 (2) 开门电平UON和关门电平UOFFnull 当与非门的输入端全接高电平时,其输出应为低电平,但是若输入端窜入负向干扰电压,就会使实际输入电平低于UON,致使输出电压不能保证为低电平。在保证与非门输出低电平的前提条件下,允许叠加在输入高电平上的最大负向干扰电压叫高电平噪声容限(或叫高电平干扰容限),记作UNH。其值一般为: UNH=UIH-UON=3-1.8=1.2V UIH=3 V是输入高电平的标准值。 (3) 噪声容限UNH和UNLnull 当与非门的输入端接有低电平时,其输出应为高电平。 若输入端窜入正向干扰,以致使输入低电平叠加上该干扰电压后大于UOFF,则输出就不能保证是高电平。在保证与非门输出高电平的前提下,允许叠加在输入低电平上的最大正向干扰电压叫低电平噪声容限(或叫低电平干扰容限),记作UNL。 其值为: UNL=UOFF-UIL=0.8-0.3=0.5V UIL=0.3V是输入低电平的标准值。null 平均传输延迟时间是衡量门电路运算速度的重要指标。当输入端接入输入信号后,需要经过一定的时间td,才能在输出端产生对应的输出信号。 td就叫传输延迟时间。  从输入端接入高电平开始,到输出端输出低电平为止,所经历的时间叫导通延迟时间,记作tpHL。测试时,把输入波形的上升边沿的中点,到对应输出波形下降边沿的中点之间的时间间隔作为tpHL的值。(4) 平均传输延迟时间tpdnull图 2 – 15 TTL与非门的延迟时间 导通延迟时间截止延迟时间null 从输入端接入低电平开始,到输出端输出高电平为止,所经历的时间叫截止延迟时间,记作tpLH。测试时, 把输入波形的下降边沿的中点到对应输出波形的上升边沿的中点之间的时间间隔作为tpLH的值。  平均传输延迟时间tpd是tpHL和tpLH的平均值,即  TTL门的tpd在3~40 ns之间。 null空载功耗 输出端不接负载时,门电路消耗的功率叫空载功耗。动态功耗 门电路的输出状态由UOH变为UOL(或相反)时, 门电路消耗的功率。  静态功耗 门电路的输出状态不变时,门电路消耗的功率。 静态功耗又分为截止功耗和导通功耗。  截止功耗POFF 门输出高电平时消耗的功率; 导通功耗PON 门输出低电平时消耗的功率。导通功耗大于截止功耗。 作为门电路的功耗指标通常是指空载导通功耗。TTL门的功耗范围为1~22 mW。 (5) 空载功耗null门的平均延迟时间tpd和空载导通功耗PON的乘积叫功耗延迟积或功耗速度积,也叫品质因数, 简称pd积。记作M 品质因数 M=PON·tpd 若PON的单位是mW,tpd的单位是ns,则M的单位是pJ(微微焦耳)。M是全面衡量一个门电路品质的重要指标。M越小, 其品质越高。  (6) 功耗延迟积Mnull表 2 – 5 74系列TTL与非门的传输延迟时间tpd和功耗PON null 输入短路电流IIS是把与非门的一个输入端直接接地(其它输入端悬空)时,由该输入端流向参考地的电流,也叫低电平输入电流。 IIS的典型值约为1.5mA。  输入漏电流IIH是把与非门的一个输入端接高电平(其它输入端悬空)时,流入该输入端的电流,也叫高电平输入电流。因为此时V1管处于倒置状态,故IIH数值很小, 一般为几十微安。 (7) 输入短路电流IIS和输入漏电流IIHnull最大灌电流IOLmax 是在保证与非门输出标准低电平的前提下,允许流进输出端的最大电流, 一般为十几毫安。 最大拉电流IOHmax是在保证与非门输出标准高电平并且不出现过功耗的前提下,允许流出输出端的最大电流,一般为几毫安 实际应用中,若输出电流超出IOLmax或IOHmax,则与非门就可能输出不正确的逻辑电平。 (8) 最大灌电流IOLmax和最大拉电流IOHmaxnull扇入系数是门电路的输入端数。一般NI≤5,最多不超过8。当需要的输入端数超过NI时,可以用与扩展器来实现。 (9) 扇入系数NI扇出系数是在保证门电路输出正确的逻辑电平和不出现过功耗的前提下,其输出端允许连接的同类门的输入端数。  NO由IOLmax/IIS和IOHmax/IIH中的较小者决定。一般NO≥8,NO越大,表明门的负载能力越强。 (10) 扇出系数NOnull最小负载电阻是为保证门电路输出正确的逻辑电平,在其输出端允许接入的最小电阻(或最小等效电阻)。  在门的输出端接上负载电阻RL后,只要RL的阻值不趋近于零,对于输出低电平几乎无影响。但RL阻值太小, 会使门电路无法输出正确的高电平。 (11) 最小负载电阻RLminnull因为与非门处于关门状态时,应当输出高电平,此时流经RL的电流IRL的实际方向是由门的输出端经RL流向参考地,如图2-16所示。 属于门电路的拉电流的最大允许值为IOHmax。与非门的输出电平UO=IRL·RL。若RL阻值太小,就会使得IRL达到允许的最大值IOHmax时,输出电平仍低于UOHmin,从而造成逻辑错误。为了输出正确的逻辑高电平,RL的阻值必须满足如下的不等式: 图 2-16 接入RL输出UOH的情况 null即亦即 对于TTL标准系列,按上式求得的RLmin的阻值范围为150~200Ω,为留有余地,一般取RLmin=200Ω。对于TTL改进系列(如高速系列及低功耗系列等),按上式求得的RLmin相差很大,很难确定一个参考值。在实际工作中,应根据给定的参数按上式进行计算。 null (12) 输入高电平UIH和输入低电平UIL 一般取UIH≥2 V,UIL≤0.8V。 nullOC门的典型电路及逻辑符号如图所示。为什么要用OC门图 2–18 OC门电路1. OC门(集电极开路门) 2.4.2 OC门和三态门null 一般的TTL门电路,不论输出高电平,还是输出低电平,其输出电阻都很低,只有几欧姆至几十欧姆。因此不能把两个或两个以上的TTL门电路的输出端直接并接在一起。否则,当其中一个输出高电平,另一个输出低电平时,它们中的导通管,就会在+UCC和地之间形成一个低阻串联通路。因此产生的大电流会导致门电路因功耗过大而损坏。即使门电路不被损坏,也不能输出正确的逻辑电平,从而造成逻辑混乱。图2 - 17是门1输出高电平,门2输出低电平时,两者的并联情况。 OC门和三态门图2-1 7两个TTL门输出端并联情况null 因为门1输出高电平,所以其V4管饱和导通(其V5管截止,图中未画)。 而门2输出低电平,所以其V5管饱和导通(其V4管截止,未画)。门1和门2的输出端直接并接后,则UCC经R5和处于饱和导通状态的V4(门1)管和V5(门2)管到参考地, 会产生很大的电流。使得两个门电路因功耗过大而损坏。 即使侥幸门未损坏,则其输出电平UO为: null此值既不属于逻辑高电平,也不属于逻辑低电平。   OC门和三态门是允许输出端直接并接在一起的两种TTL门。 null电路; (b) 常用符号; (c) 国标符号 图 2–18 OC门电路OC门(集电极开路门) null OC门的电路特点是其输出管的集电极开路。使用时,必须外接“上拉电阻RC”和+UCC相连。多个OC门输出端相连时,可以共用一个上拉电阻RC, 如图所示。 (a) 线与逻辑电路; (b) 等效逻辑图 图 2 – 19 多个OC门并联 (1) 电路结构及功能分析null OC门接入上拉电阻RC后,与图2 - 13所示的与非门的差别仅在于用外接电阻RC取代了由V3和V4构成的有源负载。 当其输入中有低电平时,V2和V5均截止,F端输出高电平; 当其输入全是高电平时,V2和V5导通,只要RC的取值足够大,V5就可以达到饱和,使F端输出低电平。可见OC门外接上拉电阻RC后,就是一个与非门。  两个OC门输出端并联的电路如图所示。 多个OC门并联 null 若F1=0, F2=1,即OC1的输出管V5导通,OC2的V5管截止,则流过RC的电流ICC全部灌入OC1的V5管。只要RC的阻值足够大,就会使OC1的V5管饱和。此时,ICC等于OC1的V5管的集电极电流IC5。所以: UO=UCC-URC=UCC-ICCRC =UCC-IC5RC=UCES5=UOL 式中,UCES5是V5管的饱和压降。可见,只要F1和F2中之一为逻辑“0”,则输出F就为“0”。null 若F1=F2=0,即两个门的输出管都导通,则流过RC的电流ICC是两个输出管的集电极电流之和。其值要比一个输出管导通时大,因此,输出电平UO更低,即F=0。 null 若F1=F2=1, 即两个OC门的输出管均截止,则流过RC的电流ICC是两个输出管的穿透电流之和,即ICC=2ICEO5。所以 UO=UCC-ICCRC=UCC-2ICEO5RC=UOH 故F=1。 表 2-6 逻辑功能表 null 通过上述分析可知,由于RC的阻值较大,因此,不论两个OC门处于何种状态,在+UCC和地之间都不会出现低阻通路,电路可以安全工作。 两个OC门并联后实现的逻辑功能: F与F1、F2之间,显然是“与”逻辑关系, 即 F=F1·F2null 由于这种“与”逻辑是两个OC门的输出线直接相连实现的, 故称作“线与”。图2 - 19实现的逻辑表达式为: F=F1·F2=AB·CD  除了TTL与非门可以做成OC门外,其它TTL门也可做成OC门,并且也能实现“线与”或“线或”。null RC的选取原则是保证OC门输出的高电平不低于UOHmin;输出的低电平不大于UOLmax。  在OC门的实际应用中,经常需要多个OC门并联后为多个负载门提供输入信号。图2 - 20(a)、 (b)是n个OC门并联后为负载门的m个输入端提供输入信号的两种情况。 (2) RC的计算null 图2-20(a)是n个OC门全部输出UOH的情况。此时所有OC门的输出管都截止,因此,流入每个OC门输出端的电流都是其输出管的穿透电流ICEO(OC门正常工作时,不论输出UOH还是UOL,都不产生拉电流);流入负载门各输入端的电流都是高电平输入漏电流IIH。各电流的实际方向如图2 - 20(a)中所示。 null为使UOH≥UOHmin,则必须使即故null ICC和所有的负载电流全部流入唯一导通门的输出管V5 对导通门来说这是负载最重的情况。因为所以null综合上述两种情况,上拉电阻RC的取值范围是: 为保证IOL=IOLmax时,UOL≤UOLmax,应当使即故式中,IOLmax是一OC门允许的最大灌电流。RCmin≤RC≤RCmax null① 实现多路信号在总线(母线)上的分时传输,如图所示。图 2 – 21 OC门实现总线传输 (3) OC门的应用null 由OC门的功能分析可知,OC门输出的低电平UOL=UCES5≈0.3V,高电平UOH=UCC-ICEO5RC≈UCC。所以,改变电源电压可以方便地改变其输出高电平。只要OC门输出管的U(BR)CEO大于UCC, 即可把输出高电平抬高到UCC的值。OC门的这一特性, 被广泛用于数字系统的接口电路,实现前级和后级的电平匹配。 ② 实现电平转换——抬高输出高电平null 图2-22(a)是用来驱动发光二极管(LED)的。当OC门输出UOL时,LED导通发光;当OC门输出UOH时,LED截止熄灭。  图2-22(b)是用来驱动干簧继电器的。二极管VD保护OC门的输出管不被击穿。 工作过程:OC门输出UOL时,有较大的电流经继电器线圈流入OC门,干簧管被吸合,VD相当于开路,不影响电路工作。③ 驱动非逻辑性负载图 2 - 22OC门驱动非逻辑性负载 null当OC门输出UOH时,OC门的输出管截止,流过线圈的电流突然减小为ICEO,干簧管断开。此时若无VD,则线圈中的感应电动势与UCC同向串联后,加到OC门的集电极和发射极之间,会使其集电结击穿。接入VD后,与UCC极性相同的感应电动势使VD导通,感应电动势大大减小,OC门的输出管就不会被击穿。  图 2 - 22OC门驱动非逻辑性负载 null 图2 - 22(c)是用来驱动脉冲变压器的。脉冲变压器与普通变压器的工作原理相同,只是脉冲变压器可工作在更高的频率上。 图2-22(d)是用来驱动电容负载的,构成锯齿波发生器。 当UI=UOL时,OC门截止,UCC通过RC对电容C充电,UO近似线性上升;当UI=UOH时,OC门导通,电容通过OC门放电,UO迅速下降,在电容两端形成锯齿波电压。 图 2 - 22OC门驱动非逻辑性负载 null 利用反演律可把图2-19的输出函数变换为: F=AB·CD=AB+CD 用OC门实现“与或非”运算,要比用其它门的成本低。 OC门的外接电阻的大小会影响系统的开关速度, 其值越大, 工作速度越低。由于它只能在RCmin和RCmax之间取值,开关速度受到限制,故OC门只适用于开关速度不高的场合。 ④ 用来实现“与或非”运算null一种三态与非门的电路及逻辑符号如图所示。 图 2 – 23 三态TTL与非门电路及符号 (a) 电路; (b) 常用符号; (c) 国外流行符号; (d) 国标符号2. 三态门(TS门或TSL门) null 当G=0(即G端输入低电平)时,晶体管V6截止,其集电极电位UC6为高电平,使晶体管V1中与V6集电极相连的那个发射结也截止。由于和二极管VD的N区相连的PN结全截止, 故VD截止,相当于开路,不起任何作用。这时三态门和普通与非门一样,完成“与非”功能,即F=A·B。这是三态门的工作状态,也叫选通状态(使能状态)。 (1) 功能分析① 选通状态(使能状态) null当G=1(即G端输入高电平)时,V6饱和导通,UC6为低电平, 则VD导通,使UC2被钳制在1V左右,致使V4截止。同时UC6使V1管射极之一为低电平,所以V2、V5也截止。由于同输出端相接的两个晶体管V4和V5同时截止,因而输出端相当于悬空或开路。这时三态门相对负载而言呈现高阻抗, 故称这种状态为高阻态或悬浮状态,也叫禁止状态。在禁止状态下,三态门与负载之间无信号联系,对负载不产生任何逻辑功能,所以禁止状态不是逻辑状态,三态门也不是三值逻辑门,叫它“三态门”只是为区别于其它门的一种“方便称呼”。 ② 高阻态(禁止状态)null③ 三态门的真值表表 2-7 三态门的真值表 null(2)三态门分类① 按逻辑功能分为四类三态与门 三态与非门 三态缓冲门 三态非门(三态倒相门)② 按控制模式分为两类低电平有效的三态门 (低电平选通) 高电平有效的三态门 (高电平选通)当G=0时,三态门工作;当G=1时, 三态门禁止.G=1时,三态门工作;当G=0时,三态门禁止。③ 按其内部的有源器件分为两类三态TTL门 三态MOS门null图 2 – 24 各种三态门的逻辑符号 (3) 三态门的逻辑符号null ① 三态门主要用来实现多路数在总线上的分时传送 为实现这一功能,必须保证在任何时刻只有一个三态门被选通,即只有一个门向总线传送数据;否则,会造成总线上的数据混乱,并且损坏导通状态的输出管。传送到总线上的数据可以同时被多个负载门接收,也可在控制信号作用下,让指定的负载门接收。 (4) 用途图 2 – 25(a) 三态门用于总线传输null图 2 – 25 (b) 三态门实现双向传送 利用三态门可以实现信号的可控双向传送,如图. 当G=0时,门1选通,门2禁止,信号由A传送到B;当G=1时,门1禁止,门2选通,信号由B传送到A。 ② 实现信号的可控双向传送null因为输出高电平时,三态门的V4管是按射极输出器的方式工作,其输出电阻小,输出端的分布电容充电速度快,uO很快由UOL变到UOH;而OC门在输出高电平时,其输出电阻约等于外接的上拉电阻RC, 其值比射极输出器的输出电阻大得多,故对输出分布电容的充电速度慢,uO的上升时间长。在输出低电平时,两者的输出电阻基本相等,故两者uO的下降时间基本相同3. 三态门和OC门的性能比较(1) 三态门的开关速度比OC门快null (3) OC门可以实现“线与”逻辑,而三态门则不能。若把多个三态门输出端并联在一起,并使其同时选通, 当它们的输出状态不同时,不但不能输出正确的逻辑电平,而且还会烧坏导通状态的输出管。  TTL产品中除与非门外,还有或非门、与或非门、与门、 或门、 异或门等。 (2) 允许接到总线上的三态门的个数,原则上不受限制,但允许接到总线上的OC门的个数受到上拉电阻RC的取值条件的限制。null MOS逻辑门是用绝缘栅场效应管制作的逻辑门。在半导体芯片上制作一个MOS管要比制作一个电阻容易,而且所占的芯片面积也小。所以,在MOS集成电路中,几乎所有的电阻都用MOS管代替,这种MOS管叫负载管。在MOS逻辑电路中,除负载管有可能是耗尽型外,其它MOS管均为增强型。 2.4.3 MOS集成逻辑门 MOS逻辑电路有 PMOS NMOS CMOS PMOS逻辑电路是用P沟道MOS管制作的。由于工作速度低,而且采用负电源,不便和TTL电路连接, 故其应用受到限制。 null NMOS逻辑电路是用N沟道MOS管制作的。其工作速度比PMOS电路高,集成度高,而且采用正电源,便于和TTL电路连接。其制造工艺适宜制作大规模数字集成电路,如存储器和微处理器等。但不适宜制作通用型逻辑集成电路。 (这种电路要求在一个芯片上制作若干不同类型的逻辑门和触发器。)主要是因为NMOS电路对电容性负载的驱动能力较弱。  null CMOS逻辑电路是用P沟道和N沟道两种MOS管构成的互补电路制作的。和PMOS、 NMOS电路相比,CMOS电路的工作速度高,功耗小,并且可用正电源,便于和TTL电路连接。所以它既适宜制作大规模数字集成电路,如寄存器、存储器、微处理器及计算机中的常用接口等,又适宜制作大规模通用型逻辑电路,如可编程逻辑器件等。null 对于NMOS和CMOS门,若电源电压为UDD时,UOH≈UDD,UOL≈0; UIH≈UDD,UIL≈0。 由于UDD的取值在3~20V之间,故输入电平摆幅和输出电平摆幅都很大,所以抗干扰能力强。若把CMOS改用双电源(±UDD或+UDD和-USS)供电,则高低电平的摆幅更大,噪声容限更大。  由于各种MOS门的工作原理类似,所以下面只讨论应用日益广泛的CMOS逻辑门。 MOS门的各项指标的定义和TTL门的相同, 只是数值有所差异。  MOS门的各项指标null 1. CMOS反相门(CMOS非门) 图 2 – 26 CMOS门反相器电路 (1) CMOS反相器的电路图null V1是N沟道MOS管(简称NMOS管),用作驱动管。其开启电压UTN为正值,约为1~5V。只有当UGS>UTN时,V1才导通;当UGSUTP时,V2截止。 电源电压UDD可在3~20V之间选择。但是为保证电路正常工作,必须使UDD>UTN+|UTP|。 图 2 – 26 CMOS门反相器电路 (2) 工作原理null① 当UI=UIL=0V时,UGS1=0UTN,故V1导通。而此时UGS2=0>UTP,因此V2截止。所以,UO=UOL≈0,即输出低电平。 图 2 – 26 CMOS门反相器电路 可见该电路实现了“非逻辑”功能。null该电路在静态(UO=UOH或UO=UOL)条件下,不论输出高电平还是输出低电平,V1和V2中总有一个截止,并且截止时阻抗极高,因此流过V1和V2的静态电流很小,故该电路的静态功耗非常低。这是CMOS电路共有的优点。  null图2-27所示为CMOS与非门电路。图中,V1和V2是两个串联的NMOS管,用作驱动管;V3和V4是两个并联的PMOS管,用作负载管。V1和V3为一对互补管,它们的栅极作为输入端A; V2和V4作为另一对互补管,它们的栅极相连作为输入端B。V2和V4的漏极相连作为输出端F。图2-27 CMOS与非门电路2. CMOS与非门(1) CMOS与非门的电路图null V2的衬底没有和自己的源极相接,而是与V1的源极、衬底相接后,共同接地。这是为了更容易产生导电沟道。因为沟道的产生及其宽度,实质上是受栅极G和衬底B之间的电压UGB的控制(多数情况下,源极S和衬底B短接,UGS=UGB,此时可以认为沟道的产生受UGS的控制)。本电路中,只要B端输入电压UIB>UTN,则V2就产生沟道。若把V2的衬底和自己的源极相连,只有当B端输入电压UIB>UTN+UDS1时,V2才产生沟道。 图2-27 CMOS与非门电路null ① 当两个输入端A、B均输入高电平(UIH=UDD)时,V1和V2的“栅-衬”间的电压均为UDD,其值大于UTN,故V1和V2均产生沟道而导通。而V3和V4的“栅 - 衬”间的电压均为0V,其值大于UTP,故V3和V4均不产生沟道而截止。由于截止管的“漏极和源极之间的等效电阻rDS”近似为∞,因而F端的输出电压UO=UOL≈0 V。 (2) 工作原理null ② 两个输入端A和B中至少有一个输入低电平(UIL=0)时,V1和V2中至少有一个不能产生导电沟道,处于截止状态。V3和V4中至少有一个产生沟道,处于导通状态。 所以,此种情况下,F端的输出电压UO=UOH≈UDD。 综合上述, F和A、B之间是“与非逻辑”关系。即 F=A·Bnull图 2 – 26 CMOS门反相器电路 图2-27 CMOS与非门电路图 2 - 28CMOS或非门电路 图 2 – 29 CMOS传输门 (a) 电路;(b) 符号null CMOS或非门的电路如图2 - 28所示。图中,V1和V2是两个并联的N沟道MOS管,用作驱动管;V3和V4是两个串联的P沟道MOS管,用作负载管。V2和V3为一对互补管, 它们的栅极相连作为输入端A;V1和V4为另一对互补管,它们的栅极相连作为输入端B。F是CMOS或非门电路的输出端。 当两个输入端A、B均输入低电平(UIL=0V)时,V1和V2均不开启,处于截止状态;V3和V4均被开启导通。故F端必定输出高电平UOH≈UDD 3. CMOS或非门图 2 - 28CMOS或非门电路 null 当两个输入端A、B中至少有一个为高电平(UIH≈UDD)时,V1和V2中至少有一个开启导通;V3和V4中至少有一个不产生沟道而截止。故F端必输出低电平UOL≈0。  可见,该电路的F和A、B之间是“或非”逻辑关系, 即图 2 - 28CMOS或非门电路 null 比较与非门电路和或非门电路可知。与非门的驱动管是由多个NMOS管串联构成,即有几个输入端,就有几个管子串联。其输出低电平是各驱动管D、S极间导通电压的和。故其UOL的值较高,为保证UOL不超过UOLmin,其输入端一般不超过三个。图2-27 CMOS与非门电路图 2 - 28CMOS或非门电路 null或非门的驱动管是由多个NMOS管并联构成的,有几个输入端,就有几个管子并联。其输出低电平是一个驱动管的D、S极间导通电压,增加输入端数,不会提高UOL的值。故其输入端数不受UOL取值的限制。因此,在CMOS(或NMOS)数字集成电路中是以或非逻辑为基础的。利用与非门、或非门、非门,可以构成与门、或门、与或非门、异或门、异或非门(同或门)等。  图2-27 CMOS与非门电路图 2 - 28CMOS或非门电路 null CMOS传输门的电路和符号如图2 - 29所示。它由一个NMOS管V1和一个PMOS管V2并联而成。V1和V2的源极和漏极分别相接作为传输门的输入端和输出端。两管的栅极是一对互补控制端,C端叫高电平控制端,C端叫低电平控制端。两管的衬底均不和源极相接,NMOS管的衬底接地,PMOS管的衬底接正电源UDD,以便于控制沟道的产生4. CMOS传输门null 把NMOS管V1的栅极和衬底之间的电压记为UGB1,开启电压记为UTN,则当UGB1>UTN时,V1产生沟道;当UGB1UTP时, V2的沟道消失。 当C= UDD, C=0V时,V1的UGB1=UDD>UTN,故V1导通;V2的UGB2=-UDD< UTP, 故V2也导通。所以此时在V1和V2的“漏 - 源”之间同时产生导电沟道,使输入端与输出端之间形成导电通路,相当于开关接通。 null 当C=0,C=UDD时,V1的UGB1=0 UTP,故V2也不能产生导电沟道。所以, 在这种情况下,输入端与输出端之间呈现高阻抗状态, 相当于开关断开。  由于MOS管的结构对称,其漏极和源极可以互换, 因而TG的输入端和输出端可以互换使用,即TG是双向器件。  null 把一个传输门TG和一个非门按图2-30(a)连接起来,即可构成模拟开关,其符号如图2 - 30(b)所示。当C=1时,开关接通;当C=0时,开关断开。该模拟开关也是双向器件。 图 2 – 30 CMOS模拟开关 (a) 电路; (b) 符号 null 图2 - 31所示为CMOS三态非门电路。两个NMOS管V1和V2串联,另外两个PMOS管V3和V4也串联。两组串联MOS管构成等效互补电路,V2和V3一对互补管构成CMOS反相器(非门),其栅极相接作为三态非门的信号输入端,V1和V4一对互补管构成控制电路,两者的栅极反相连接后作为控制端(也叫选通端)。 5. CMOS三态非门图 2 – 31 CMOS三态非门电路 null 当G=1时,V1和V4均不产生导电沟道,不论A为何值,F端均处于高阻态,相当于F端悬空,称为禁止状态。  当G=0时,V1和V4均产生导电沟道,处于导通状态。此时若把V1和V4近似用短路线代替,则该电路就与图2-26所示的反相器一样,完成非运算F=A。  可见该电路是一个低电平选通的三态非门。CMOS三态门的逻辑符号与TTL三态门相同。 图 2 – 31 CMOS三态非门电路 null(1) 工作速度比TTL稍低。 (2) 输入阻抗高,可达108 Ω。 (3) 扇出系数NO大。 (4) 静态功耗小。 (5) 集成度高。 (6) 电源电压允许范围大, 约为3~20 V。 (7) 输出高低电平摆幅大。6. CMOS逻辑电路的特点(与TTL门比较)null (8) 抗干扰能力强。 (9) 温度稳定性好。 (10) 抗辐射能力强。 (11) 电路结构简单(CMOS与非门只有四个管子构成,而TTL与非门共有五个管子和五个电阻),工艺容易(做一个MOS管要比做一个电阻更容易,而且占芯片面积小),故成本低。 (12) 输入高、低电平UIH和UIL均受电源电压UDD的限制。 (13) 拉电流IOL<5 mA,要比TTL门的IOL(可达20mA)小得多。CMOS逻辑电路的特点(与TTL门比较)null (1) TTL门 TTL门的输入端悬空,相当于输入高电平。但是,为防止引入干扰,通常不允许其输入端悬空。对于与门和与非门的多余输入端,可以使其输入高电平。具体措施是将其通过电阻R(约几千欧)接+UCC,或者通过大于2 kΩ的电阻接地。在前级门的扇出系数有富余的情况下,也可以和有用输入端并联连接。 2.4.4 集成逻辑门使用中的实际问题1. 多余输入端的处理TTL门可以使其输入高电平,或者通过大于2 kΩ的电阻接地。null表2-8 CMOS各系列的传输延迟时间、功耗及电源电压null 对于或门及或非门的多余输入端,可以使其输入低电平。具体措施是通过小于500Ω的电阻接地或直接接地。在前级门的扇出系数有富余时,也可以和有用输入端并联连接。 对于与或非门,若某个与门多余,则其输入端应全部输入低电平(接地或通过小于500Ω的电阻接地),或者与另外同一个门的有用端并联连接(但不可超出前级门的扇出能力)。 若与门的部分输入端多余, 处理方法和单个与门方法一样。 nullMOS门的输入端是MOS管的绝缘栅极, 它与其它电极间的绝缘层很容易被击穿。虽然内部设置有保护电路,但它只能防
本文档为【第2章 基本逻辑运算及集成逻辑门(PPT)】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_530087
暂无简介~
格式:ppt
大小:2MB
软件:PowerPoint
页数:0
分类:工学
上传时间:2011-05-19
浏览量:129